# บทที่ 1

# บทน้ำ

หนังสือเล่มนี้ครอบคลุมการออกแบบวงจรดิจิตอลด้วยภาษา Verilog HDL ซึ่ง HDL (Hardware Description Language) เป็นวิธีการออกแบบฮาร์ดแวร์ดิจิตอลด้วยวิธีการทางซอฟท์แวร์ ข้อดีของการ ออกแบบระบบด้วย HDL คือ ระยะเวลาการออกแบบสั้นลง ทำให้ลดเวลาในการผลิตสินค้าออกสู่ตลาด ข้อดีอีก ประการคือ สามารถจำลองการทำงาน ทดสอบการทำงานให้ถูกต้องก่อนการสร้างบนฮาร์ดแวร์จริง ความ ผิดพลาด (errors) ที่ถูกพบในระหว่างการจำลองการทำงานนั้น สามารถถูกแก้ไขให้ถูกต้องได้ก่อนที่จะสร้าง วงจรานสาร์ดแวร์ราคาแพง

#### 1.1 ประวัติภาษา HDL

HDL ได้รับความนิยมในทศวรรษที่ 1980 และถูกใช้ในการออกแบบระบบดิจิตอลขนาดใหญ่โดยการ เขียนบรรยายแทนการวาดผังวงจร HDL ทำให้การออกแบบระบบขนาดใหญ่ง่ายขึ้นด้วยการบรรยายแนวคิด เชิงสถาปัตยกรรมได้ชัดเจนโดยไม่ต้องวาดผังวงจร เนื่องด้วยความก้าวหน้าของเทคโนโลยีทางด้าน ASIC FPGA และ CPLD ทำให้เทคนิคทางคอมพิวเตอร์ช่วยออกแบบมีความจำเป็นมากขึ้น นักออกแบบสามารถใช้ โปรแกรมภาษาเพื่อออกแบบและจำลองระบบ ในการนี้ Test Benches สามารถจำลองการทำงานทั้งระบบ เพื่อให้ได้เอาท์พุทไบนารีและรูปคลื่น

ภาษา Verilog HDL เป็นภาษาบรรยายฮาร์ดแวร์ที่ได้รับความนิยมอย่างกว้างขวาง ภาษา VHDL ก็ เป็นภาษาบรรยายฮาร์ดแวร์อีกภาษาหนึ่งที่ได้รับความนิยมเช่นกัน ทั้งสองภาษามีมาตรฐาน IEEE รองรับ ใน ปัจจุบันภาษา Verilog HDL ได้รับความนิยมอย่างกว้างขวางกว่าในวงการอุตสาหกรรมเนื่องจากมีความ คล้ายคลึงกับภาษา C

#### 1.2 Verilog HDL

Verilog HDL เป็นเทคนิคทันสมัยสำหรับการออกแบบวงจรดิจิตอลและระบบคอมพิวเตอร์ มีลักษณะ คล้ายภาษา C ร่วมกับไวยากรณ์บางอย่างของภาษา Pascal สามารถโมเดลระบบดิจิตอลได้หลายระดับ จาก ระดับเกท ระบบดิจิตอลที่ซับซ้อน จนถึงระดับคอมพิวเตอร์เมนเฟรม การผสมผสานระหว่างภาษา C กับ ไวยากรณ์บางของภาษา Pascal ไว้ด้วยกันทำให้ภาษา Verilog นี้ง่ายต่อการเรียนรู้ ทำให้ Verilog HDL ได้รับ ความนิยมมากที่สุดในวงการอุตสาหกรรม

Verilog HDL สามารถบรรยายได้ทั้งวงจรเชิงจัดหมู่ (combinational circuit) และวงจรเชิงลำดับ (sequential circuit) รวมถึงอุปกรณ์เก็บความจำที่ทำงานทั้งที่ระดับสัญญาณ (level-sensitive) และที่ขอบ สัญญาณ (edge-triggered) Verilog สามารถบรรยายความสัมพันธ์ระหว่างไวยากรณ์ของภาษากับฮาร์ดแวร์เชิง กายภาพได้อย่างชัดเจน

# 1.3 การแสดงระดับสัญญาณ

การแสดงระดับการทำงานของสัญญาณมีด้วยกันหลายวิธี ตารางที่ 1.1 แสดงรายการแสดงระดับการ ทำงานของสัญญาณด้วยวิธีต่าง ๆ เช่น เครื่องหมายบวก (+) และ ลบ (-) ที่อยู่หน้าตัวแปลหมายถึงระดับของ แรงดันสูง (high) และ ต่ำ (low) ตามลำดับ ซึ่งแสดงถึงการทำงานที่ระดับสูง (active high) ของสัญญาณ หรือ การทำงานที่ระดับต่ำของสัญญาณ (active low) ในเชิงตรรกะก็คือ ลอจิก 1 ซึ่งหมายถึง จริง (true) และ ลอจิก 0 ซึ่งหมายถึง เท็จ (false) นั่นเอง

ตารางที่ 1.1 การแสดงระดับสัญญาณ

| การแสดงการทำงานที่ระดับสูง | +A | A        | A(H) | A  | A              | A  |
|----------------------------|----|----------|------|----|----------------|----|
| การแสดงการทำงานที่ระดับต่ำ | -A | $\neg A$ | A(L) | *A | $\overline{A}$ | A' |

สัญญาณจะถูกป้อนเป็นบวกหรือลบนั้น ขันกับสภาวะการทำงาน ณ จุดที่พิจารณา สัญญาณยัง สามารถทำงานที่ระดับสูงและระดับต่ำได้ในเวลาเดียวกันดังแสดงในรูปที่ 1.1



รูปที่ 1.1 สัญญาณสามารถทำงานที่ระดับสูงและต่ำได้ในเวลาเดียวกัน

#### 1.4 ระเบียบวิธีการออกแบบ

ระเบียบวิธีการออกแบบมี 2 วิธีหลักคือ การออกแบบบนลงล่าง (top-down design) และการ ออกแบบล่างขึ้นบน (bottom-up design) รูปที่ 1.2 แสดงแผนผังเชิงลำดับชั้นของการออกแบบจากบนลงล่าง บล็อกด้านบนสุด (top-level block) จะถูกออกแบบก่อน จากนั้นบล็อกด้านล่างถัดลงมาจึงจะถูกออกแบบ ขั้นตอนนี้ถูกกระทำซ้ำจนกว่าทุกระดับในโครงสร้างถูกออกแบบหมด บล็อกล่างสุด (bottom-level block) เป็น ส่วนที่ไม่สามารถแบ่งย่อยได้อีกแล้ว สามารถถูกพิจารณาให้เป็นเซลล์ใบไม้ (leaf cell) ของโครงสร้างต้นไม้ (tree structure) รูปที่ 1.3 แสดงแผนผังเชิงลำดับชั้นของการออกแบบจากล่างขึ้นบน ซึ่งเซลล์ใบไม้จะถูก ออกแบบก่อน จากนั้นบล็อกด้านบนถัดขึ้นไปจึงจะถูกออกแบบ และถูกกระทำซ้ำจนกว่าจะถึงบล็อกด้านบนสุด



รูปที่ 1.2 แผนผังเชิงลำดับชั้นของการออกแบบจากบนลงล่าง



รูปที่ 1.3 แผนผังเชิงลำดับชั้นของการออกแบบจากล่างขึ้นบน

ตัวอย่างการออกแบบบนลงล่างได้แก่ การออกแบบวงจรนับมอดูโล-16 ดังรูปที่ 1.4 กำหนดให้ตัวแปร เสตทคือ Y<sub>3</sub>Y<sub>2</sub>Y<sub>1</sub>Y<sub>0</sub> โดยใช้ D flip-flop เป็นตัวเก็บสถานะ แผนผังเชิงลำดับชั้นของวงจรนับมอดูโล-16 จึงเป็น ดังรูปที่ 1.5 จากนั้นวงจรอินพุทลอจิกให้กับ D flip-flop แต่ละตัวสามารถถูกสังเคราะห์ได้จากแผนภาพคาร์นอดัง รูปที่ 1.6 และได้วงจรดังรูปที่ 1.7 คราวนี้ก็สามารถวาดแผนผังเชิงลำดับชั้นของวงจรนับมอดูโล-16 ที่แสดง รายละเอียดวงจรได้ดังรูปที่ 1.8



รูปที่ 1.4 ลำดับการนับมอดูโล-16



รูปที่ 1.5 แผนผังเชิงลำดับชั้นของวงจรนับมอดูโล-16

| $Y_{1}Y$ $Y_{3}Y_{2}$                             | 0                 |                            |         |                               | $Y_{3}Y_{2}^{Y_{1}Y_{0}}$                                 |          |         |                |
|---------------------------------------------------|-------------------|----------------------------|---------|-------------------------------|-----------------------------------------------------------|----------|---------|----------------|
| $Y_3Y_2$                                          | 00                | 01                         | 11      | 10                            | $Y_3Y_2$ 00                                               | 01       | 11      | 10             |
| 00                                                | 0                 | 0                          | 0       | 0                             | 00 0                                                      | 0        | 1       | 0              |
| 01                                                | 0                 | 0                          | 1       | 0                             | 01 1                                                      | 1        | 0       | 1              |
| 11                                                | 1                 | 1                          | 0       | 1                             | 11 1                                                      | 1        | 0       | 1              |
| 10                                                | 1                 | 1                          | 1       | 1                             | 10 0                                                      | 0        | 1       | 0              |
| D                                                 | Y <sub>3</sub> =Y | $\mathbf{Y}_3\mathbf{Y}_2$ | ' +Y    | <sub>3</sub> Y <sub>1</sub> , | $+Y_3Y_0' + Y_3' Y_2Y_1Y_0$ $DY_1=Y_1$                    | $Y_1Y_0$ | ' +Y    | Y <sub>0</sub> |
|                                                   |                   |                            |         |                               |                                                           |          |         |                |
| Y <sub>1</sub> Y<br>Y <sub>2</sub> Y <sub>2</sub> | 000               | 01                         | 11      | 10                            | $Y_{3}Y_{2}^{1}Y_{0}^{0}$                                 | 01       | 11      | 10             |
| $Y_{3}Y_{2}$                                      | 000               | 01<br>0                    | 11<br>1 | 10<br>0                       | $\begin{array}{c} Y_{1}Y_{1}Y_{0} \\ 00 \\ 0 \end{array}$ | 01       | 11<br>1 | 10<br>0        |
| $Y_{3}Y_{2}$ 00 01                                |                   |                            |         |                               | $\begin{array}{c ccccccccccccccccccccccccccccccccccc$     |          |         |                |
| 00                                                | 0                 | 0                          | 1       | 0                             | 00 0                                                      | 0        | 1       | 0              |
| 00<br>01                                          | 1                 | 1                          | 0       | 0                             | 00 0<br>01 1                                              | 0        | 0       | 0              |

รูปที่ 1.6 แผนคาร์นอแสดงการสังเคราะห์วงจรนับมอดูโล-16



รูปที่ 1.7 แผนผังลอจิกของวงจรหับมอดูโล-16



รูปที่ 1.8 แผนผังเชิงลำดับชั้นของรายละเอียดการสร้างวงจรนับมอดูโล-16

# 1.5 โมดูลและพอร์ท

โมดูล (module) เป็นหน่วยพื้นฐานของการออกแบบด้วยภาษา Verilog โมดูลอธิบายถึงฟังก์ชันการ ทำงานของวงจรต่างๆ อาจจะเป็น ลอจิกเกท วงจรบวก วงจรคูณ วงจรนับ หรือวงจรลอจิกอื่นๆ สามารถเป็น โมดูลเดี่ยวได้ หรือเป็นโมดูลที่รวมหลายโมดูลเข้าด้วยกัน และสามารถประกอบด้วยโมดูลชนิดเดียวกันหลายตัว โมดูลเหล่าถูกนี้เรียกว่า instantiation ซึ่งเป็นโมดูลระดับล่างที่ประกอบกันเป็นโมดูลระดับที่สูงขึ้น

โมดูลประกอบด้วยการประกาศ อินพุท เอาท์พุท ตัวแปร และฟังก์ชันการทำงาน มีคำหลักคือ module เพื่อเริ่ม และ endmodule เพื่อจบการสร้างโมดูล ดังโครงสร้างทั่วไปในรูปที่ 1.9 ภายในโมดูลมี ช่องทาง (ports) ไว้สำหรับสื่อสารกับโมดูลอื่นภายนอก รูปที่ 1.10 แสดงการสร้างโมดูลสำหรับเกท AND ซึ่งมี ช่องทางเข้า (input port) คือ x1 และ x2 และช่องทางออก (output port) คือ z1 คำหลัก input และ output ใช้ สำหรับประกาศช่องทางเข้าและช่องทางออกตามลำดับ คำหลัก wire ใช้สำหรับการประกาศสายสัญญาณภาย โมดูล คำหลัก assign ใช้สำหรับอธิบายความสัมพันธ์ของสัญญาณต่างในวงจร ในที่นี้โอเปอเรเตอร์ & หมายถึง การแอนด์กันของสัญญาณ

```
module <module name> (port list);

declarations

input, output,

reg, wire, parameter, ...

...

<module internals>

statements

initial, always, module instantiation, ...

...

endmodule
```

รูปที่ 1.9 โครงสร้างทั่วไปของ Verilog module

```
//dataflow and gate with two inputs

module and2_df (x1, x2, z1);

input x1, x2;

output z1;

wire x1, x2;

wire z1;

assign z1 = x1 & x2;

endmodule
```

รูปที่ 1.10 Verilog module สำหรับเกท AND แบบ 2 อินพุท

เมื่อสร้างโมดูลของฟังก์ชันที่ต้องการแล้ว ในภาษา Verilog ยังสามารถรองรับการออกแบบโมดูลที่ใช้ สำหรับการจำลองแบบเพื่อทดสอบการทำงานของโมดูลดังกล่าวได้ด้วย เรียกโมดูลสำหรับการทดสอบนี้ว่า test bench รูปที่ 1.11 แสดง test bench อย่างง่ายสำหรับเกท AND ของรูปที่ 1.10

บรรทัดที่ 2 แสดงการประกาศชื่อโมดูลสำหรับการจำลองแบบ **ซึ่งต้องไม่ซ้ำกับชื่อโมดูลที่สร้างไว้** แต่ควรเป็นชื่อที่บ่งถึง test bench ของโมดูลที่จะทดสอบด้วย

อินพุทถูกกำหนดให้เป็นตัวแปรชนิดแบบรีจิสเตอร์โดยใช้คำหลัก reg ดังบรรทัดที่ 3 ซึ่งหมายความ ว่าค่าของตัวแปรต้องคงค่าจนกว่าค่าใหม่จะเข้ามา เอาท์พุทถูกกำหนดเป็นชนิดสายสัญญาณโดยคำหลัก wire ซึ่งค่าของเอาท์พุทขึ้นกับอินพุท จึงไม่จำเป็นต้องใช้รีจิสเตอร์

Verilog สามารถมอนิเตอร์ดูการเปลี่ยนแปลงของสัญญาณได้โดยใช้คำหลัก **\$monitor** ดังบรรทัดที่ 7 ตัวแปรที่ถูกระบุในวงเล็บก็จะถูกแสดงออกมาเป็นไบนารีด้วย %b (ใช้ %o สำหรับเลขฐาน 8 %h สำหรับเลขฐาน 16 และ %d สำหรับเลขฐาน 10) มีคำหลัก initial หมายถึงการกระทำคำสั่งเพียงครั้งเดียว ในที่นี้ก็คือแสดง ค่าตัวแปรเพียงครั้งเดียวเมื่อมีการเปลี่ยนแปลง

ในการจำลองแบบจำเป็นต้องมีการป้อนค่าอินพุทให้กับโมดูลที่จะทดสอบ ค่าอินพุทที่ป้อนในแต่ละ ช่วงเวลาถูกเรียกว่า เวกเตอร์อินพุท การป้อนค่าเวกเตอร์อินพุททำได้ดังนี้ บรรทัดที่ 9 มี initial อีกครั้งเพื่อให้ คำสั่งที่อยู่ระหว่าง begin...end ถูกกระทำเพียงครั้งเดียว บรรทัดที่ 11 และ 12 เป็นการสั่งให้ ที่เวลา 0 (ซึ่งแทน ด้วย #0) ป้อนค่าอินพุท x1 และ x2 เป็น 0 (ซึ่งใช้ 1'b เป็นการระบุค่าไบนารี 1 บิท) บรรทัดที่ 13 และ 14 #10 หมายถึงป้อนค่าอินพุทใหม่เมื่อเวลาผ่านไป 10 หน่วยเวลา บรรทัดที่ 19 คำหลัก \$stop หมายถึงหยุดการป้อน ค่าเวกเตอร์อินพุท

สุดท้ายใน test bench จำเป็นต้องมีการระบุโมดูลที่จะทดสอบ โดยการใช้ instantiation เรียกใช้ โมดูลดังกล่าว บรรทัดที่ 22-26 แสดงการเรียกใช้โมดูล and2 พร้อมกับการระบุการเชื่อมต่อสายสัญญาณ โดย ค่าในวงเล็บเป็นตัวแปรที่ถูกประกาศในโมดูล test bench นี้

ผลการจำลองแบบการทำงานสามารถแสดงเป็นเอาท์พุทไบนารีดังรูปที่ 1.12 หรือรูปคลื่นสัญญาณดัง รูปที่ 1.13 ก็ได้

```
//and2 test bench
     module and2_df_tb;
      reg
               x1, x2;
     wire
               z1;
     //display variables
     $monitor ("x1 = %b, x2 = %b, z1 = %b", x1, x2, z1);
     //apply input vectors
     initial
10
     begin
               #0
                         x1 = 1'b0;
                         x2 = 1'b0;
                         x1 = 1'b0;
               #10
                         x2 = 1'b1;
                         x1 = 1'b1;
15
               #10
                         x2 = 1'b0;
               #10
                         x1 = 1'b1;
                         x2 = 1'b1;
               #10
                         $stop;
20
     end
     //instantiate the module into test bench
     and2_df inst1 (
               .x1(x1),
               .x2(x2),
25
               .z1(z1)
               );
      endmodule
```

รูปที่ 1.11 Test bench สำหรับเกท AND ของรูปที่ 1.10

```
x1 = 0, x2 = 0, z1 = 0

x1 = 0, x2 = 1, z1 = 0

x1 = 1, x2 = 0, z1 = 0

x1 = 1, x2 = 1, z1 = 1
```

รูปที่ 1.12 เอาท์พุทไบนารีสำหรับ test bench ของรูปที่ 1.11 สำหรับเกท AND แบบ 2 อินพุท



รูปที่ 1.13 เอาท์พุทรูปคลื่นสำหรับ test bench ของรูปที่ 1.11 สำหรับเกท AND แบบ 2 อินพุท

# 1.6 โมเดลกระแสข้อมูล

การโมเดลกระแสข้อมูล (Dataflow modeling) ถูกใช้เพื่อการออกแบบวงจรเชิงจัดหมู่เท่านั้น นัก ออกแบบสามารถสร้างฟังก์ชันลอจิกได้ที่ระดับการออกแบบที่สูงกว่าการโมเดลระดับเกท โดยการใช้เซลล์ปฐม ฐานของภาษา (built-in primitives) วิธีพื้นฐานของการโมเดลกระแสข้อมูลคือ การใช้คำสั่งกำหนดค่าต่อเนื่อง (continuous assignment statement) โดยใช้คำหลัก assign ดังตัวอย่างโมเดลเกท AND แบบ 2 อินพุทของรูป ที่ 1.10 โดย assign z1 = x1 & x2; หมายถึงกำหนดค่าให้ z1 เท่ากับ x1 แอนด์กับ x2 ในกรณีนี้ไม่มีการ กำหนดเวลาถือว่าเป็นศูนย์ แต่ถ้าเป็น assign #5 z1 = x1 & x2; จะหมายถึงกำหนดค่าให้ z1 เท่ากับ x1 แอนด์กับ x2 หลังจากเวลาผ่านไป 5 หน่วยเวลา หน่วยเวลาจริงกำหนดด้วยคำหลัก `timescale เช่น `timescale 10ns/ 100ps หมายถึงหนึ่งหน่วยเวลาเท่ากับ 10 นาโนวินาที และความละเอียดเป็น 100 พิโค วินาที

ตัวอย่างในรูปที่ 1.15 แสดงการโมเดลกระแสข้อมูลที่มีการกำหนดเวลาในการกำหนดค่าสำหรับวงจร รูปที่ 1.14 โดย x1 และ x2 เป็นอินพุทแบบสเกลาร์ และ z1=z1[0], z1[1], z1[2], z1[3] เป็นเอาท์พุทแบบ เวกเตอร์ ในที่นี้กำหนดหน่วยเวลาเท่ากับ 10 นาโนวินาที และความละเอียดเป็น 1 นาโนวินาที เมื่อค่าอินพุท เปลี่ยนแปลงค่าเอาท์พุทจะเปลี่ยนตามหลังจากเวลาผ่านไป 20 นาโนวินาที ดัง test bench และรูปคลื่นแสดงผล การจำลองในรูปที่ 1.16 และ 1.17 ตามลำดับ



รูปที่ 1.14 วงจรเกท AND แบบ 2 อินพุท 4 ตัว ซึ่งมีอินพุทเป็นสเกลาร์และเอาท์พุทเป็นเวกเตอร์

```
//dataflow with delay
`timescale 10ns / 1ns
module four_and_delay (x1, x2, z1);
input
         x1, x2;
         [3:0]
output
                   z1;
         #2 z1[0] = ~x1 & ~x2;
assign
         #2 z1[1] = ~x1 & x2;
assign
         #2 z1[2] = x1 & ~x2;
assign
         #2 z1[3] = x1 & x2;
assign
endmodule
```

รูปที่ 1.15 โมดูล Verilog สำหรับวงจรลอจิกรูปที่ 1.14 แบบมีการกำหนดเวลา

| //four_and_de             | lay test bench                                        | #5          | x1 = 1'b1;                            |
|---------------------------|-------------------------------------------------------|-------------|---------------------------------------|
| module four_and_delay_tb; |                                                       |             | x2 = 1'b0;                            |
| reg x1, x2;               |                                                       | #5          | x1 = 1'b1;                            |
| wire [3:0] z              | :1;                                                   |             | x2 = 1'b1;                            |
| initial                   |                                                       | #5          | x1 = 1'b0;                            |
| \$monitor ("x1            | <b>\$monitor</b> ("x1 x2 =%b, z1 =%b", {x1, x2}, z1); |             | x2 = 1'b1;                            |
| //apply input v           | //apply input vectors                                 |             | x1 = 1'b0;                            |
| initial                   |                                                       |             | x2 = 1'b0;                            |
| begin                     |                                                       | #5          | \$stop;                               |
| #0                        | x1 = 1'b0;                                            | end         |                                       |
|                           | x2 = 1'b0;                                            | four_and_de | lay inst1(.x1(x1), .x2(x2), .z1(z1)); |
|                           | ıd o v s                                              | endmodule   |                                       |

รูปที่ 1.16 Test bench สำหรับโมดูล Verilog สำหรับวงจรลอจิกรูปที่ 1.14



รูปที่ 1.17 รูปคลื่นสำหรับ Test bench รูปที่ 1.16

# 1.7 โมเดลเชิงพฤติกรรม

การโมเดลเชิงพฤติกรรม (Behavioral modeling) เป็นวิธีการอธิบายการทำงานของวงจรอีกแบบหนึ่ง โดยไม่ได้ออกแบบระดับเกท พฤติกรรมของวงจรถูกอธิบายด้วยรูปแบบเชิงระเบียบวิธีโดยใช้ประโยค initial และ always

ประโยค initial ถูกกระทำครั้งเดียวระหว่างการจำลองแบบการทำงานโดยเริ่มที่เวลาเท่ากับศูนย์ ประโยค always เริ่มที่เวลาเท่ากับศูนย์เช่นเดียวกัน แต่จะถูกทำซ้ำไปตลอด ทั้งสองประโยคใช้ข้อมูลชนิด รีจิสเตอร์เท่านั้น

รูปที่ 1.18 แสดงบล็อกไดอะแกรมของวงจรบวก 4 บิท รายละเอียดลอจิกภายในไม่ถูกแสดง โมดูล เชิงพฤติกรรมของวงจรนี้สามารถถูกอธิบายได้ดังรูปที่ 1.19 พฤติกรรมของวงจรกำหนดด้วย sum= a + b + cin สังเกตเห็นว่ามีเฉพาะพฤติกรรมของวงจรเท่านั้นที่ถูกกำหนด ไม่มีลอจิกเกทภายในเหมือนดังเช่นในโมดูลแบบ โครงสร้าง โมดูลเชิงพฤติกรรมไม่ได้กำหนดวิธีการออกแบบวงจรว่าเป็นอย่างไร

ในการโมเดลเชิงพฤติกรรม อินพุทจะถูกประกาศเป็น wire และเอาท์พุทถูกประกาศเป็น reg คำสั่ง always จะทำการตรวจสอบการเปลี่ยนแปลงค่าของตัวแปรที่ระบุในวงเล็บอย่างต่อเนื่อง หากมีการเปลี่ยนแปลง ของตัวแปรใดตัวแปรหนึ่ง คำสั่งที่อยู่ภายใน begin ... in จะถูกดำเนินการ ข้อความทางขวามือจะถูกคำนวณ และจากนั้นก็กำหนดค่าให้กับตัวแปรทางซ้ายมือ

โมดูลเชิงพฤติกรรมของวงจรมอดูโล-16 ของรูปที่ 1.4 ถูกอธิบายได้ดังบล็อกไดอะแกรมรูปที่ 1.20 และโมดูลดังรูปที่ 1.21 คำสั่ง always มีสองเหตการณ์คือ ขอบขาขึ้นของ clk และขอบขาลงของ rst\_n



รูปที่ 1.18 บล็อกไดอะแกรมของวงจรบวก 4 บิท

```
      //behavioral 4-bit adder
      reg [4:0] sum;

      module adder_4_behav(a, b, cin, sum);
      always@(a or b or cin)

      input [3:0] a, b;
      begin

      output [4:0] sum;
      sum = a + b + cin;

      end
      end

      wire [3:0] a, b;
      endmodule

      wire cin;
      endmodule
```

รูปที่ 1.19 โมดูลเชิงพฤติกรรมของวงจรบวก 4 บิทของรูปที่ 1.18



รูปที่ 1.20 บล็อกไดอะแกรมของวงจรมอดูโม-16 ของรูปที่ 1.4

```
        module cnt_mod_16(clk, rst_n, count);
        always@(posedge clk or negedge rst_n)

        input clk, rst_n;
        begin

        output [3:0] count;
        if(rst_n == 0)

        count <= 4'b0000;</td>

        wire clk, rst_n;
        else

        reg [3:0] count;
        count <= (count + 1)%16;</td>

        end
        endmodule
```

รูปที่ 1.21 โมดูลเชิงพฤติกรรมของวงจรมอดูโม-16 ของรูปที่ 1.4

#### 1.8 โมเดลเชิงโครงสร้าง

การโมเดลเชิงโครงสร้าง (Structural modeling) เป็นการออกแบบวงจรระดับบนของโครงสร้างต้นไม้ ซึ่งถูกประกอบขึ้นมาจาก instantiation ของโมดูลระดับต่ำกว่า หรือโมดูลย่อย (submodules) สิ่งจำเป็นก็คือแต่ ละโมดูลย่อยจะต้องถูกคอมไพล์และทดสอบความถูกต้องของการทำงานเสียก่อน โมดูลแบบโครงสร้างนี้สามารถ อธิบายได้ด้วย เกทปฐมฐานภายในของภาษา วงจรปฐมฐานที่ผู้ใช้สร้างขึ้นมา หรือโมดูลย่อย การเชื่อมต่อ ระหว่างโมดูลย่อยทำได้โดยการใช้สายสัญญาณ (nets)

ตัวอย่างโมเดลแบบโครงสร้าง เช่น วงจร full adder ที่มีแผนผังการออกแบบบนลงล่างดังรูปที่ 1.22 สมการและรูปการออกแบบระดับเกทสำหรับ half adder และ full adder แสดงดังรูปที่ 1.23 และ 1.24 ตามลำดับ จากนั้นโมดูลของแต่ละวงจรสามารถถูกอธิบายได้ด้วย Verilog ดังรูปที่ 1.25 และ 1.26



รูปที่ 1.22 การออกแบบบนลงล่างของวงจร full adder โดยใช้ half adder 2 ตัว



รูปที่ 1.23 สมการและวงจรลอจิกของ half adder ที่จะถูกหำไปใช้ใหการออกแบบของ full adder

# $sum = a \oplus b \oplus cin$ $cout = cin(a \oplus b) + ab$



รูปที่ 1.24 สมการและวงจรลอจิกของ full adder ที่สร้างจากวงจร half adder ของรูปที่ 1.23

```
//dataflow half_adder
module half_adder_df(a, b, sum, cout);
input a, b;
output sum, cout;

wire a, b, sum, cout;

assign sum = a ^ b;
assign cout = a & b;
endmodule
```

รูปที่ 1.25 โมดูลกระแสข้อมูลสำหรับ half adder ของรูปที่ 1.23

```
//structural full adder
module full_adder_struc(a, b, cin, sum, cout);
input a, b, cin;
output sum, cout;

wire [1:0] ha_sum, ha_cy;

//instantiate the half adder
half_adder_df inst1 (.a(a), .b(b), .sum(ha_sum[1]), .cout(ha_cy[1]));
half_adder_df inst2 (.a(ha_sum[1]), .b(cin), .sum(ha_sum[0]), .cout(ha_cy[0]));

assign sum = ha_sum[0];
assign cout = ha_cy[0] | ha_cy[1];
endmodule
```

รูปที่ 1.26 โมดูลเชิงโครงสร้างสำหรับ full adder ของรูปที่ 1.24

### 1.9 โมเดลผสม

การโมเดลผสม (Mixed-design modeling) เป็นการรวมเอาการโมเดลหลากหลายแบบมาไว้ในโมดูล เดียวกัน เช่นมีทั้งเกท โมดูลย่อย รวมถึงการกำหนดค่าแบบต่อเนื่อง และรูปแบบเชิงพฤติกรรม ตัวอย่างเช่น วงจร full adder ในรูปที่ 1.27 สามารถถูกออกแบบด้วย วงจรปฐมฐานของภาษา การโมเดลกระแสข้อมูล และ การโมเดลเชิงพฤติกรรม ดังโมดูลในรูปที่ 1.28



รูปที่ 1.27 สมการและวงจรลอจิกของ full adder แบบโมเดลผสม

| //mixed-design full adder                      | //behavioral                    |
|------------------------------------------------|---------------------------------|
| module full_adder_mixed(a, b, cin, sum, cout); | always@(a or b or cin)          |
| input a, b, cin;                               | begin                           |
| output sum, cout;                              | cout = cin & (a ^ b)   (a & b); |
|                                                | end                             |
| reg cout;                                      |                                 |
| wire a, b, cin;                                | //dataflow                      |
| wire sum;                                      | assign sum = net1 ^ cin;        |
| wire net1;                                     |                                 |
|                                                | endmodule                       |
| //built-in primitive                           |                                 |
| xor (net1, a, b);                              |                                 |
| xor (net1, a, b);                              | ا ا                             |

รูปที่ 1.28 โมดูลแบบผสมสำหรับ full adder ของรูปที่ 1.27

#### เอกสารอ้างอิง

[1] Joseph Cavanagh, Verilog HDL: Digital Design and Modeling, CRC Press, Taylor & Francis Group, 2007

# บทที่ 2

# ส่วนประกอบของภาษา

เนื้อหาในบทนี้อธิบายรายละเอียดของส่วนประกอบของภาษา Verilog ประกอบด้วย คอมเมนต์ ตัว ระบุ คำหลัก ชนิดข้อมูล พารามิเตอร์ และตัวชี้แนะคอมไพเลอร์

#### 1.10 คอมเมนต์

คอมเมนต์ในภาษา Verilog มีสองแบบคือ แบบบรรทัดเดียว และแบบหลายบรรทัด ดังรูปที่ (a) และ (b) ตามลำดับ คอมเมนต์แบบบรรทัดเดียวอธิบายฟังก์ชันโดยอาจจะแยกใช้บรรทัดเดียวหรือเขียนตามหลังโค๊ด ในบรรทัดเดียวกัน ข้อความหลังเครื่องหมาย // จะไม่ถูกนำไปคอมไพล์ ส่วนคอมเมนต์แบบหลายบรรทัดเริ่มด้วย /\* และจบด้วย \*/ ข้อความภายในนี้ก็จะไม่ถูกนำไปคอมไพล์เช่นกัน

//This is a single-line comment on a dedicated line.

**assign** z1 = x1 | x2; //This is a comment on a line of code.

#### (a) Single-line comments

/\*This is a multiple-line comment.

More comments go here.

More comments. \*/

#### (b) A multiple-line comment

#### รูปที่ 2.1 วิธีการคอมเมนต์ในภาษา Verilog

#### 1.11 ตัวระบุ

ตัวระบุ (Identifier) เป็นชื่อที่ถูกตั้งให้กับอ็อบเจกต์หรือตัวแปรเพื่อให้มันถูกอ้างถึงได้อีกในส่วนอื่น ของการออกแบบ ชื่อตัวระบุถูกใช้สำหรับ โมดูล รีจิสเตอร์ พอร์ท สายสัญญาณ หรือโมดูลย่อย ดังตัวอย่าง ด้านล่าง a, b, cin เป็นตัวระบุของคำหลัก input sum, cout เป็นตัวระบุของคำหลัก output และ z1 เป็นตัว ระบุของคำหลัก reg ชื่อตัวระบุสามารถเป็น ตัวอักษร ตัวเลข อักขระ \$ หรือ เส้นใต้อักขระ \_ แต่อักขระตัวแรก ต้องเป็นตัวอักษรหรือเส้นใต้อักขระเท่านั้น อักขระ \$ ถูกจองไว้สำหรับตั้งชื่อแทสค์ของระบบ ตัวอักษรพิมพ์เล็ก และพิมพ์ใหญ่ถือว่าต่างกัน

| input  | a, b, cin; | //a, b, cin are identifiers.    |
|--------|------------|---------------------------------|
| output | sum, cout  | //sum and cout are identifiers. |
| reg    | z1;        | // z1 is an identifier.         |

# 1.12 คำหลัก

ตารางที่ 2.1 แสดงรายการของคำหลักในภาษา Verilog จะเห็นว่ามีเฉพาะตัวอักษรพิมพ์เล็กเท่านั้น

ตารางที่ 2.1 รายการของคำหลักในภาษา Verilog

| ประเภท                                  |              | คำหลัก    |           |
|-----------------------------------------|--------------|-----------|-----------|
| เกทเชิงจัดหมู่                          | and          | buf       | nand      |
|                                         | nor          | not       | or        |
|                                         | xnor         | xor       |           |
| เกทแบบสองทิศทาง                         | rtran        | rtranif0  | rtranif1  |
|                                         | tran         | tranif0   | tranif1   |
| การกำหนดค่าแบบต่อเนื่อง                 | assign       |           |           |
| ชนิดข้อมูล                              | integer      | real      | realtime  |
|                                         | reg          | scalared  | time      |
|                                         | tri          | tri0      | tri1      |
|                                         | triand       | trior     | trireg    |
|                                         | vectored     | wand      | wire      |
|                                         | wor          |           |           |
| การประกาศโมดูล                          | endmodule    | module    |           |
| การแตกกิ่งหลายทาง                       | case         | casex     | casez     |
|                                         | default      | endcase   |           |
| เหตุการณ์                               | event        |           |           |
| พารามิเตอร์                             | defparam     | parameter | specparam |
| การประกาศพอร์ท                          | inout        | input     | output    |
| กระบวนคำสั่ง                            | always       | initial   |           |
| การกำหนดค่าแบบต่อเนื่องเชิงกระบวนคำสั่ง | assign       | deassign  | force     |
|                                         | release      |           |           |
| การควบคุมสายงานเชิงกระบวนคำสั่ง         | begin        | disable   | else      |
|                                         | end          | for       | forever   |
|                                         | fork         | if        | join      |
|                                         | repeat       | wait      | while     |
| บล็อกการระบุ                            | endspecify   | specify   |           |
| แทสค์และฟังก์ชัน                        | endfunction  | endtask   | function  |
|                                         | task         |           |           |
| เกท 3 สถานะ                             | bufif0       | bufif1    | notif0    |
|                                         | notif1       |           |           |
| การควบคุมเวลา                           | edge         | negedge   | posedge   |
| ปฐมฐานที่กำหนดโดยผู้ใช้                 | endprimitive | endtable  | primitive |
|                                         | table        |           |           |

#### a. เกทเชิงจัดหมู่

ภาษา Verilog มีเกทปฐมฐานภายในจำนวนหนึ่ง มีทั้งแบบอินพุทเดียวและหลายอินพุท แต่มีเพียง เอาท์พุทเดียว การเรียกใช้แสดงดังรูปที่ 2.2(a) gate\_type คือชนิดของเกทตามคำหลักในตารางที่ 2.1 เอาท์พุท ต้องถูกแสดงรายการเป็นลำดับแรก จากนั้นจึงจะตามด้วยอินพุท inst1 คือชื่อโมดูลย่อย อาจจะแสดงหรือไม่ก็ได้ ในกรณีที่ใช้เกทชนิดเดียวกันหลายครั้งก็สามารถเรียกใช้ได้โดยรูปแบบเดียวกันดังรูปที่ 2.2(b)

```
gate_type inst1 (output, input_1, input_2, ..., input_n); หรือ
gate_type (output, input_1, input_2, ..., input_n);
ตัวอย่างเช่น เกท AND แบบ 2 อินพุท โดยมีอินพุทคือ x1 และ x2 และเอาท์พุทคือ z1
and (z1, x1, x2);
```

## (a) เรียกใช้ครั้งเดียว

# (b) เรียกใช้หลายครั้ง รูปที่ 2.2 วิธีการเรียกใช้เกทปฐมฐานในภาษา Verilog

#### b. เกทแบบสองทิศทาง

ภาษา Verilog มีเกทปฐมฐานที่มีสองทิศทาง ดังรูปที่ 2.3 สัญญาณสามารถถูกระบุเป็นอินพุทหรือ เอาท์พุทอย่างใดอย่างหนึ่ง กล่าวคือสัญญาณใดสัญญาณหนึ่งสามารถเป็นตัวขับ (driver) เกท tran ทำหน้าที่ เป็นบัฟเฟอร์ ด้านหนึ่งสามารถถูกประกาศเป็น input หรือ inout และอีกด้านหนึ่งถูกประกาศเป็น output หรือ inout วิธีการเรียกใช้เป็นดังบรรทัดที่ตามมา โดยชื่อโมดูลย่อยอาจจะระบุหรือไม่ก็ได้

tran inst1 (inout1, inout2);

เกท tranif0 และ tranif1 ทำหน้าที่เป็นบัฟเฟอร์สองทิศทางที่มีสัญญาณควบคุม โดยจะทำงานเมื่อ สัญญาณควบคุมเป็น 0 และ 1 ตามลำดับ หรือไม่เช่นนั้นเอาท์พุทของเกทจะอยู่ในสภาวะอิมพิแดนซ์สูง วิธีการ เรียกใช้เป็นดังบรรทัดที่ตามมา โดยต้องระบุชื่อโมดูลย่อยและสัญญาณควบคุมถูกแสดงรายการไว้หลังสุด

> tranif0 inst1 (inout1, inout2, control); tranif1 inst1 (inout1, inout2, control);

นอกจากนี้ยังมีเกทสองทิศทางที่เป็นเกทด้านทาน (resistive gate) ประกาศโดยเติม r ไปข้างหน้าเกท ทั้งสามข้างต้น การทำงานเป็นเช่นเดียวกัน แต่มีอิมพิแดนซ์จากซอสไปเดรนสูงกว่า จึงมีความแรงของ สัญญาณลดลง



# รูปที่ 2.3 เกทแบบสองทิศทาง

#### c. การกำหนดค่าแบบต่อเนื่อง

การกำหนดค่าแบบต่อเนื่องถูกใช้ในการโมเดลแบบข้อมูลกระแสเพื่ออธิบายวงจรเชิงจัดหมู่ และใช้ได้ กับสายสัญญาณ (net) เท่านั้น นั่นคือตัวแปรด้านซ้ายของเครื่องหมาย = ต้องถูกประกาศเป็น wire ไม่ใช่ reg ไวยากรณ์ในการใช้เป็นดังนี้

assign <optional delay> Left-hand side net = Right-hand side expression;

การกำหนดค่าแบบต่อเนื่องถูกใช้เพื่อการกำหนดค่าให้กับสายสัญญาณ โดยเมื่อค่าตัวแปรในนิพจน์ (expression) ทางขวามือเปลี่ยนแปลง นิพจน์จะถูกคำนวณแล้วกำหนดค่าให้กับตัวแปรทางซ้ายมือหลังเวลาผ่าน ไปเท่ากับที่กำหนด หรือก็คือดีเลย์ในการทำงานของฮาร์ดแวร์จริงนั่นเอง

#### d. ชนิดข้อมูล

ภาษา Verilog มีชนิดข้อมูล 2 ชนิด คือ สายสัญญาณ (net หรือ wire) สำหรับการเชื่อมต่อกันระหว่าง ส่วนชิ้นส่วนฮาร์ดแวร์ และรีจิสเตอร์ (register) สำหรับการเก็บข้อมูล ตารางที่ 2.2 แสดงรายละเอียดพอสังเขป ของแต่ละชนิดของข้อมูล

ตารางที่ 2.2 รายละเอียดของชนิดของข้อมูล

| ชนิดข้อมูล | รายละเอียด                                                                                 |  |
|------------|--------------------------------------------------------------------------------------------|--|
| integer    | เป็นรีจิสเตอร์อเนกประสงค์เก็บค่าจำนวนเต็ม รองรับการคำนวณเชิงกระบวนคำสั่ง                   |  |
| real       | เป็นจำนวนจริงสำหรับระบุค่าข้อมูล มีรูปแบบเป็นเลขทศนิยมลอยตัวแบบ double precision           |  |
|            | สามารถแสดงด้วยเลขฐานสิบหรือจำนวนทางวิทยาศาสตร์ (เลขซี้กำลัง)                               |  |
| realtime   | เหมือนกับ real เพียงแต่ค่าที่เก็บเป็นค่าของเวลาในรูปแบบจำนวนจริง                           |  |
| reg        | เป็นข้อมูลชนิดรีจิสเตอร์ ซึ่งเก็บค่าไว้จนกระทั่งมีการกำหนดค่าใหม่ ตัวแปรชนิด reg นี้มี     |  |
|            | ความใกล้เคียงกับฮาร์ดแวร์ซึ่งถูกสังเคราะห์เป็น D flip-flops, JK flip-flops หรือ SR latches |  |
| scalared   | ใช้ในการประกาศ net ซึ่งมีบิทที่สามารถเลือกได้ว่าเป็นแบบปัจเจกหรือเลือกบางส่วน              |  |
| time       | ใช้ในการเก็บเวลาในการจำลองแบบการทำงาน เป็นจำนวนไม่ระบุเครื่องหมาย 64 บิท                   |  |

ตารางที่ 2.2 รายละเอียดของชนิดของข้อมูล (ต่อ)

| tri                                                                                     | ใช้ในการกำหนด net ที่มีตัวขับหลายตัว มีฟังก์ชันเหมือน wire แต่ใช้อธิบาย 3-state net    |  |
|-----------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------|--|
| triiand                                                                                 | ใช้กำหนด 3-state net ที่มีตัวขับหลายตัว เป็นโมเดลของ wand ในทางฮาร์ดแวร์               |  |
| trior                                                                                   | ใช้กำหนด 3-state net ที่มีตัวขับหลายตัว เป็นโมเดลของ <b>wor</b> ในทางฮาร์ดแวร์         |  |
| vectored                                                                                | tored ใช้ในการประกาศ net ซึ่งมีบิทที่ไม่สามารถเลือกได้ว่าเป็นแบบปัจเจกหรือเลือกบางส่วน |  |
| wand                                                                                    | เป็น wired-AND net ซึ่งค่าของ net จะเป็น 0 ถ้าเอาท์พุทใดเอาท์พุทหนึ่งของตัวขับเป็น 0   |  |
| wire                                                                                    | ใช้แสดงการเชื่อมต่อชิ้นส่วนฮาร์ดแวร์ทางการกายภาพ ซึ่งก็คือ net นั่นเอง                 |  |
| wor เป็น wired-OR net ซึ่งค่าของ net จะเป็น 1 ถ้าเอาท์พุทใดเอาท์พุทหนึ่งของตัวขับเป็น 1 |                                                                                        |  |

### e. การประกาศโมดูล

ภาษา Verilog อธิบายฟังก์ชันการทำงานของวงจรไว้ในโมดูล โดยใช้ module และ endmodule ใน การเริ่มและจบตามลำดับ

#### f. การแตกกิ่งหลายทาง

เมื่อมีหลายเส้นทางต้องเลือก การใช้คำสั่ง if-else if ซ้อนกันหลายชั้นอาจทำให้เกิดความรุงรัง วิธีที่ เหมาะสมกว่าก็คือการใช้คำสั่ง case โดยมีวิธีการใช้เป็นดังรูปที่ 2.4 มีการเปรียบเทียบนิพจน์เคส case\_expression กับแต่ละทางเลือก (alternative) ในลักษณะบิทต่อบิทตามลำดับของรายการที่แสดง คำสั่งใน แต่ละทางเลือกอาจจะมีข้อความเดียว ในกรณีหลายข้อความจะต้องอยู่ภายใต้คำหลัก begin ... end ถ้าไม่ ทางเลือกใหนตรงกับนิพจน์เคสเลยคำสั่งที่อยู่ภายใต้ default จะถูกกระทำ คำสั่ง case มักถูกใช้สำหรับ โมเดลมัลติเพลกเซอร์ ดังโมดูลเชิงพฤติกรรมในรูปที่ 2.5

นอกจากนี้ยังมีคำสั่ง casex และ casez โดยในคำสั่ง case มองค่าสัญญาณ x และ z ว่าเป็น ค่าที่ไม่ รู้ (unknown) และอิมพิแดนซ์สูง (high impedance) ตามลำดับ แต่ในคำสั่ง casex และ casez มองว่าสัญญาณ x และ z ดังกล่าวเป็น don't care และใน casez ยังมองว่าสัญญูลักษณ์ ? เป็น don't care เช่นเดียวกัน



รูปที่ 2.4 รูปแบบการใช้คำสั่ง case

```
//4:1 multiplexer using a case statement
                                                     always@ (sel or data)
module mux4_1_case(sel, data, out);
                                                     begin
                                                                case (sel)
input
          [1:0] sel;
                                                                          (0): out = data[0];
input
          [3:0] data;
                                                                          (1) : out = data[1];
                                                                          (2) : out = data[2];
output
                                                                          (3) : out = data[3];
                                                                endcase
reg
          out;
                                                     end
                                                     endmodule
```

รูปที่ 2.5 การออกแบบมัลติเพลกเซอร์โดยใช้คำสั่ง case

#### g. เหตุการณ์

เหตุการณ์คือการเปลี่ยนแปลงค่าของ net หรือ รีจิสเตอร์ การควบคุมเหตุการณ์ปรกติถูกกำหนดโดย ใช้สัญญูลักณ์ @ และถูกกระทำเมื่อมีการเปลี่ยนค่าจาก 1→0 หรือ 0→1 ของสัญญาณ ซึ่งหมายถึงการควบคุม ที่ขอบของสัญญาณ (edge-sensitive control)

การควบคุมเหตุการณ์ OR มีไว้รองรับการเปลี่ยนแปลงของหลายสัญญาณ สัญญาณจะถูก OR ด้วยกัน ถ้าสัญญาณหนึ่งหรือมากกว่าหนึ่งมีการเปลี่ยนแปลง ข้อความคำสั่งที่ตามมาจะถูกกระทำ

คำหลัก wait มีไว้รองรับการควบคุมที่ระดับสัญญาณ (level-sensitive control) วิธีนี้มีการรอจนกว่า เงื่อนไขเป็นจริง จึงจะกระทำข้อความคำสั่งที่ตามมา

#### h. พารามิเตอร์

พารามิเตอร์มักถูกใช้สำหรับระบุค่าค่าคงที่ (constant) เช่น ดีเลย์ และเรนจ์ของตัวแปร พารามิเตอร์ ไม่ใช่ตัวแปร สามารถถูกประกาศในโมดูลได้โดยการใช้คำหลัก parameter ไวยากรณ์สำหรับการประกาศ พารามิเตอร์เป็นดังตัวอย่างในรูปที่ 2.6

นอกจากนี้ยังมี specparam ไว้ใช้สำหรับการประกาศพารามิเตอร์ภายในบล็อก specify ... endspecify พารามิเตอร์นี้สามารถถูกใช้ได้เฉพาะภายในบล็อกนี้เท่านั้น มักถูกใช้ในการกำหนดเวลาระหว่าง อินพุทกับเอาท์พุทของโมดูล ค่าคงที่ใดที่ประกาศโดยใช้ parameter จะไม่สามารถมองเห็นภายใต้บล็อกนี้

| parameter | bus_width = 32;                 | //integer  |
|-----------|---------------------------------|------------|
| parameter | cache_size = 1024;              | //integer  |
| parameter | initialize_counter = 1000_0011; | //register |
| parameter | real_value = 6.72;              | //real     |
| parameter | width = 8, depth = 32;          | //integers |
| parameter | byte = 8; word = byte * 4       | //integers |

รูปที่ 2.6 ตัวอย่างการประกาศพารามิเตอร์

ค่าคงที่ไม่สามารถถูกเปลี่ยนแปลงระหว่างการจำลองแบบการทำงาน แต่อย่างไรก็ตามค่าของตัวคงที่ สามารถถูกเปลี่ยนในระหว่างการคอมไพล์ได้โดยการใช้คำหลัก defparam ดังตัวอย่างในรูปที่ 2.7

```
//example of defparam
module def_param1;

parameter x1 = 0;

defparam value1.x1 = 4;
defparam value2.x1 = 8;

initial

$display ("value = %d", x1);

endmodule

defparam value2 ();

endmodule

//define top level module for defparam1

module top_level;

defparam value1.x1 = 4;
defparam value2.x1 = 8;
```

ผลการจำลองแบบเป็นดังนี้

```
value = 4
value = 8
```

รูปที่ 2.7 ตัวอย่างการเปลี่ยนค่าของตัวคงที่โดยการใช้คำหลัก defparam

#### i. การประกาศพอร์ท

พอร์ทหรือช่องทางในโมดูลมีไว้สำหรับการเชื่อมต่อชิ้นส่วนภายกับสิ่งแวดล้อมภายนอกโมดูล พอร์ท สามารถถูกประกาศเป็น ช่องทางเข้า (input) ช่องทางออก (output) หรือ ช่องทางเข้า-ออก (inout) สามารถถูก ประกาศเป็นสเกลาร์หรือเวกเตอร์ก็ได้ ซึ่งสเกลาร์คือค่าเดี่ยว และเวกเตอร์เป็นอาร์เรย์มิติเดียว

#### j. กระบวนคำสั่ง

กระบวนคำสั่ง (procedure) มีไว้สำหรับอธิบายโมเดลเชิงพฤติกรรม สามารถถูกสร้างขึ้นมาได้ภายใต้ บล็อก always และ initial โดยทั้งสองเริ่มที่เวลา 0 แต่ข้อความคำสั่งภายใต้ initial ถูกกระทำครั้งเดียว ในขณะที่ข้อความคำสั่งภายใต้ always ถูกกระทำซ้ำอย่างต่อเนื่องในลักษณะเดียวกับการวนลูป

บล็อก **always** และ **initial** นี้มีไว้รองรับการทำงานแบบแข่งขนาน (concurrency) ในโมดูลหนึ่ง สามารถมีบล็อกดังกล่าวหลายบล็อก ข้อความคำสั่งภายใต้บล็อกต่างกันจะทำงานพร้อม ๆกัน

#### k. การกำหนดค่าแบบต่อเนื่องเชิงกระบวนคำสั่ง

การกำหนดค่าแบบต่อเนื่องเชิงกระบวนคำสั่ง เป็นการกำหนดค่าแบบต่อเนื่องภายใต้บล็อก always และ initial ทำให้เน็ทหรือรีจิสเตอร์ถูกกำหนดค่าอย่างต่อเนื่อง มีความแตกต่างจากการกำหนดค่าแบบต่อเนื่อง ในหัวข้อ 2.3.3 คือการกำหนดค่าแบบต่อเนื่องเป็นการกำหนดค่าภายนอกบล็อก always และ initial

ในที่นี้คำหลัก assign ภายใต้บล็อก always และ initial นี้ถูกใช้เพื่อกำหนดค่าเชิงกระบวนคำสั่งทับ บนรีจิสเตอร์ (ห้ามใช้กับเน็ท) ผลของการกำหนดค่าแบบต่อเนื่องเชิงกระบวนคำสั่งจะยังคงอยู่ต่อไปจนกระทั่งถูก การกำหนดค่าเชิงกระบวนคำสั่งอื่นทับ หรือจนกระทั่งพบคำสั่ง deassign

ถ้าต้องการให้สามารถกำหนดค่าเชิงกระบวนคำสั่งกับทั้งรีจิสเตอร์และเน็ทควรใช้ force ... release แทน ซึ่งมักถูกใช้ใน test bench เมื่อ force ถูกใช้กับเน็ท สถานะของเน็ทจะถูกเปลี่ยนตามค่าที่บังคับ และเน็ท จะมีค่าดังสถานะเดิมเมื่อพบคำสั่ง release เมื่อ force ถูกใช้กับรีจิสเตอร์ สถานะของริจิสเตอร์จะถูกเปลี่ยนตาม ค่าที่บังคับ และยังคงค่าเดิมหลังจากคำสั่ง แต่ก็สามารถเปลี่ยนค่าได้โดยการกำหนดค่าเชิงกระบวนคำสั่งที่ ตามมา

# การควบคุมสายงานเชิงกระบวนคำสั่ง

ประโยคการควบคุมสายงานเชิงกระบวนคำสั่งดัดแปลงสายงานโดย การเลือกกิ่ง การกระทำกิจกรรม ซ้ำ การเลือกกิจกรรมขนาน หรือการหยุดกระทำกิจกรรมใดกิจกรรมหนึ่ง กิจกรรมสามารถเกิดในบล็อกแบบ ลำดับ (sequential block) หรือบล็อกแบบขนาน (parallel block)

begin ... end ถูกใช้สำหรับการรวมกลุ่มของประโยคคำสั่งเข้ามาเป็นบล็อกแบบลำดับ คำสั่งจะถูก ทำงานตามลำดับรายการ ยกเว้นประโยคแบบ nonblocking ซึ่งจะถูกกระทำไปพร้อมกัน การใช้งานแสดงดัง ข้างล่าง โดยชื่อบล็อกอาจจะมีหรือไม่มีก็ได้ ถ้าในบล็อกมีประโยคเดียว begin ... end ไม่ต้องแสดงก็ได้

begin :block name

block of sequential procedural statements

end

disable ถูกใช้สำหรับหยุดการทำงานของบล็อกประโยคเชิงกระบวนการ หรือหยุดแทสค์และโอนย้าย การควบคุมไปยังประโยคที่ตามมา การหยุดนี้สามารถถูกใช้สำหรับการออกจากลูปได้อีกด้วย

for ถูกใช้สำหรับกำหนดลูป ให้กระทำซ้ำตามจำนวนครั้งที่ถูกระบุ รูปแบบการใช้งานคล้วยกับลูปใน ภาษา C ดังนี้

for (i=0; i<10; i++) //หมายถึงการวนลูป 10 ครั้ง

block of sequential procedural statements

forever ถูกใช้สำหรับการกำหนดลูปที่ทำซ้ำอย่างต่อเนื่อง มักถูกใช้สำหรับการควบคุมเวลา เช่น การ สร้างสัญญาณนาพิกา ต้องบรรจุอยู่ในบล็อก initial หรือ always เสมอ การออกจากลูปทำได้โดยคำสั่ง disable

fork ... join ถูกใช้สำหรับการกำหนดบล็อกขนานซึ่งกระทำคำสั่งภายในบล็อกพร้อมๆกัน ซึ่งตรง ข้ามกับ begin ... end

if ... else ถูกใช้เป็นประโยคเงื่อนไข ให้เลือกสายงานตามเงื่อนไข (condition) ซึ่งเป็นค่าบูลีน มี ไวยากรณ์รูปที่ 2.8(a) ถ้าเงื่อนไขเป็นจริง procedural statement 1 ก็จะถูกกระทำ นอกนั้น procedural statement 2 ก็จะถูกกระทำ กรณีมีหลายทางเลือกก็สามารถใช้ if ... else ซ้อนกันดังรูปที่ 2.8(b)

```
if (condition)
    {procedural statement 1}
else
    {procedural statement 2}
```

#### (a) แบบทางเลือกเดียว

# (b) แบบหลายทางเลือก รูปที่ 2.8 ไวยากรณ์การใช้งาน if ... else

repeat ถูกใช้สำหรับกำหนดลูป ให้กระทำซ้ำตามจำนวนครั้งที่ถูกระบุภายในวงเล็บ ไวยากรณ์การใช้ งานเป็นดังนี้

repeat (expression)

statement of block of statements

โดย expression อาจจะเป็นค่าคงที่ ตัวแปร หรือค่าสัญญาณ ถ้าผลลัพธ์ของการคำนวณ expression เป็น **x** หรือ **z** ค่านี้จะถูกมองเป็น 0 ลูปก็จะไม่ถูกกระทำ ตัวอย่างการใช้งานแแสดงดังรูปที่ 2.9

repeat สามารถถูกใช้ในการควบคุมเหตุการณ์ซ้ำ เพื่อหน่วงเวลาการกำหนดค่าทางขวามือไปยังค่า ทางซ้ายมือของนิพจน์ ตัวอย่างเช่น

reg3 = repeat (3) @ (posedge clk) reg1 + reg2;

หมายความว่าผลลัพธ์จากการบวก reg1 กับ reg2 จะถูกกำหนดค่าให้กับ reg3 หลังจากขอบขาขึ้นของสัญญาณ clk ผ่านไปสามครั้งติดต่อกัน

wait เป็นการควบคุมที่ระดับสัญญาณ ที่รอให้นิพจน์ในวงเล็บเป็นจริงก่อนการกระทำคำสั่งหรือบล็อก ของคำสั่ง ตัวอย่างเช่น

wait (data\_ready) data\_reg = data\_in;

หมายถึงการกำหนดค่า data\_in ให้กับ data\_reg จะรอจนกว่า data\_ready เป็นจริง (ลอจิก 1)

while ถูกใช้ในการกำหนดลูป โดยคำสั่งหรือบล็อกคำสั่งที่อยู่ภายใต้ while จะถูกกระทำซ้ำไปเรื่อยๆ ถ้านิพจน์ในวงเล็บเป็นจริง (ลอจิก 1) ไม่เช่นนั้นก็ออกจากลูปถ้านิพจน์ในวงเล็บเป็นเท็จ (ลอจิก 0) ไวยากรณ์ การใช้งานเป็นดังนี้

while (expression) statement or block of statements

#### ผลลัพธ์ที่ได้คือ

| count = 0 | count = 4 |
|-----------|-----------|
| count = 1 | count = 5 |
| count = 2 | count = 6 |
| count = 3 | count = 7 |

รูปที่ 2.9 ตัวอย่างการใช้งาน repeat

#### m. บล็อกการระบุ

บล็อกการระบุ (specify block) ถูกใช้สำหรับการกำหนดค่าดีเลย์ของเส้นทางในโมดูล (module path delay) สามารถกำหนดค่าดีเลย์จากอินพุทไปยังเอาท์พุท ไวยากรณ์การใช้งานเป็นดังนี้

#### specify

Timing specification and timing checks

Define **specparam** constants

#### endspecify

คำหลัก specparam ถูกใช้สำหรับการประกาศพารามิเตอร์ภายในบล็อก specify...endspecify ซึ่ง ต้องเป็นบล็อกที่แยกออกจากบล็อกอื่น (เช่น initial หรือ always) ในโมดูลเดียวกัน ตัวอย่างการใช้งานบล็อก การระบุแสดงดังรูปที่ 2.10 ดีเลย์ tplh และ tphl เป็นดีย์ของการเปลี่ยนแรงดันจากต่ำไปสูง และจากสูงไปต่ำ ตามลำดับ โดยถูกระบุเป็น 3 ค่าคือค่าต่ำสุด ค่าปรกติ และค่าสูงสุด ข้อความ (x1 => z1) หมายถึงดีเลย์ของการ แพร่ผ่านจากอินพุทไปยังเอาท์พุท ซึ่งถูกกำหนดให้เท่ากับค่าดีเลย์ tplh และ tphl ที่ระบุไว้ข้างต้น

| //Example of specify block with delays | specify                                      |
|----------------------------------------|----------------------------------------------|
| module specify_block(x1, x2, z1);      | specparam                                    |
| input x1, x2;                          | tplh = 0.55 : 0.90 : 0.12, //min : typ : max |
| output z1;                             | tphl = 0.50 : 0.70 : 1.55;                   |
|                                        | $(x1 \Rightarrow z1) = tplh, tphl;$          |
| nor (z1, x1, x2);                      | $(x2 \Rightarrow z1) = tplh, tphl;$          |
|                                        | endspecify                                   |
|                                        | endmodule                                    |

รูปที่ 2.10 ตัวอย่างการใช้งาน specify block

#### n. แทสค์และฟังก์ชัน

แทสค์และฟังก์ชันมีลักษณะคล้ายกระบวนคำสั่ง (หรือรูทีนย่อย) ที่สามารถถูกเรียกใช้ได้มากกว่าหนึ่ง ครั้ง แทสค์สามารถคืนค่าตัวแปรได้มากกว่าหนึ่งค่า ในขณะที่ฟังก์ชันคืนค่าตัวแปรได้เพียงค่าเดียวและ จำเป็นต้องมีอย่างน้อยหนึ่งอินพุท ทั้งแทสค์และฟังก์ชันถูกจำกัดอยู่ภายใต้โมดูลที่เรียกใช้ แทสค์สามารถเรียก ฟังก์ชันและแทสค์อื่นได้ ในขณะที่ฟังก์ชันสามารถเรียกฟังก์ชันอื่นได้แต่ไม่สามารถเรียกแทสค์ได้ ไวยากรณ์การ ใช้งานเป็นดังนี้

task task\_name;

**Declarations** 

Procedural statements

endtask

function [range] function\_name;

input declararion(s)

other declarations

procedural statements

endfunction

#### o. เกท 3 สถานะ

เกท 3 สถานะ ถูกใช้สำหรับการโมเดลตัวขับ 3 สถานะ โดยมีอินพุทแบบสเกลาร์ 1 อินพุท มีเอาท์พุท แบบสเกลาร์ 1 เอาท์พุทหรือมากกว่า และอินพุทควบคุม 1 อินพุท เอาท์พุทจะมีสถานะอิมพิแดนซ์สูงถ้าอินพุท ควบคุมไม่แอ็กทิฟ ไวยากรณ์การใช้งานเป็นดังนี้

gate\_type inst1 (output\_1, output\_2, ..., output\_n, input, control); โดยเอาท์พุทจะถูกแสดงรายการก่อน ตามด้วยอินพุท และอินพุทควบคุมถูกแสดงไว้หลังสุด



รูปที่ 2.11 เกท 3 สถานะ

#### p. การควบคุมเวลา

กิจกรรมในโมดูลสามารถถูกควบคุมด้วยขอบของสัญญาณ ตัวอย่างเช่น ขอบขาขึ้น (positive edge) หรือขอบขาลง (negative edge) ตารางที่ 2.3 แสดงตัวอย่างของขอบสัญญาณ ขอบสัญญาณเหล่านี้ถูกใช้ ควบคุมการทำงานงานของฟลิบฟลอบและอุปกรณ์อื่นที่ทำงานที่ขอบ ถ้าสัญญาณนาพิกาถูกใช้ควบคุม เหตุการณ์ในระบบ คำหลัก posedge ถูกใช้เพื่อควบคุมการทำงานที่ขอบขาขึ้น คำหลัก negedge ถูกใช้เพื่อ ควบคุมการทำงานที่ขอบขาขึ้น อำหลัก negedge ถูกใช้เพื่อ

การทำงานที่ขอบขาขึ้นของสัญญาณ clk

always @ (posedge clk)

z1 = x1 & x2;

การทำงานที่ขอบขาลงของสัญญาณ clk

always @ (negedge clk)

z1 = x1 & x2;

ตารางที่ 2.3 ตัวอย่างขอบสัญญาณ

|              | ขอบขาขึ้น                        |              | ขอบขาลง                          |
|--------------|----------------------------------|--------------|----------------------------------|
| 0 <b>→</b> x | เปลี่ยนจาก 0 เป็น unknown value  | 1 <b>→</b> x | เปลี่ยนจาก 1 เป็น unknown value  |
| 0→z          | เปลี่ยนจาก 0 เป็น high impedance | 1→z          | เปลี่ยนจาก 1 เป็น high impedance |
| 0→1          | เปลี่ยนจาก 0 เป็น 1              | 1→0          | เปลี่ยนจาก 1 เป็น 0              |
| x <b>→</b> 1 | เปลี่ยนจาก unknown value เป็น 1  | x <b>→</b> 0 | เปลี่ยนจาก unknown value เป็น 0  |
| z <b>→</b> 1 | เปลี่ยนจาก high impedance เป็น 1 | z <b>→</b> 0 | เปลี่ยนจาก high impedance เป็น 0 |

นอกจากนี้ยังมี edge ซึ่งถูกใช้สำหรับการกำหนดเวลาของเหตุการณ์ให้ละเอียดยิ่งขึ้น ดังตัวอย่าง ด้านล่างเป็นการระบุเวลา setup = 6 และเวลา hold = 3 ให้กับฟลิบฟลอบโดยใช้ซิสเต็มแทสค์ \$setuphold กล่าวคือ data\_1 ต้องเสถียรที่อินพุทของฟลิบฟลอบก่อนขอบขาขึ้นของ clk เป็นเวลา 6 หน่วยเวลา และต้องคง ค่าต่อไปนานเท่ากับ 3 หน่วยเวลาหลังขอบขาขึ้นของ clk

\$setuphold (data\_1, edge 01 clk, 6, 3);

## q. ปฐมฐานที่ผู้ใช้กำหนด

โมดูลปฐมฐานสามารถถูกสร้างขึ้นมาโดยผู้ใช้ โมดูลปฐมฐานนี้ถูกเรียกว่า UDP (user-defined primitive) ซึ่งถูกสร้างโดยการใช้ตารางซึ่งนิยามฟังก์ชันของโมดูลปฐมฐาน โมดูลอาจจะเป็นเชิงจัดหมู่หรือเชิง ลำดับก็ได้ สามารถมีอินพุทสเกลาร์ 1 อินพุทหรือมากกว่า แต่มีเอาท์พุทสเกลาร์ได้เพียง 1 เอาท์พุท ไวยากรณ์ การใช้งานเป็นดังนี้

primitive udp\_name (output, input\_1, input\_2, ..., input\_n);

Output declaration

Input declarations

table

Define the functionality of the primitive

endtable

#### endprimitive

| //User-defined primoitive for a 2-input OR gate              | //state table definition                 |
|--------------------------------------------------------------|------------------------------------------|
| <pre>primitive udp_or2(out, a, b); //list output first</pre> | table                                    |
|                                                              | // a b : out; comment is for readability |
| output out;                                                  | 0 0 : 0;                                 |
|                                                              | 0 1 : 1;                                 |
| input a, b;                                                  | 1 0 : 1;                                 |
|                                                              | 1 1 : 1;                                 |
|                                                              | endtable                                 |
|                                                              | endprimitive                             |

รูปที่ 2.12 โมดูล UDP สำหรับเกท OR แบบ 2 อินพุท

#### 1.13 เซทของค่า

เอาท์พุทของลอจิกเกททำหน้าที่ขับอินพุทของลอจิกเกทอื่น ภาษา Verilog แทนสถานะของเอาท์พุท ด้วยค่า 4 ค่าดังตารางที่ 2.4

ตารางที่ 2.4 เซทของค่าสถานะของเอาท์พุท

| ระดับ | รายละเอียด                     |
|-------|--------------------------------|
| 0     | ลอจิก 0 หรือภาวะเท็จ           |
| 1     | ลอจิก 1 หรือภาวะะจริง          |
| x     | ลอจิกไม่รู้ค่า                 |
| z     | ภาวะอิมพิแดนซ์สูง หรือสถานะลอย |

ค่า 0 และ 1 แทนลอจิกต่ำและสูงของลอจิกเกททั้งหลาย ค่า x แสดงถึงความไม่ชัดเจนว่าเป็นลอจิก 0 หรือ 1 ค่า z แสดงภาวะอิมพิแดนซ์สูง ในทางกายภาพก็คือตัวขับไม่ทำงาน หรือไม่ต่อ ตัวขับ 3 สถานะนี้มักถูก ใช้เพื่อต่อวงจรเข้ากับบัส เมื่อค่า z ถูกป้อนให้กับอินพุทของลอจิกเกท มันจะถูกมองว่าเป็นค่า x

## 1.14 ชนิดข้อมูล

ภาษา Verilog มีข้อมูล 2 ชนิด คือ เน็ทและรีจิสเตอร์ ซึ่งถูกใช้เพื่อเชื่อมต่อวงจรลอจิกและเพื่อเป็น หน่วยความจำ เน็ทก็คือสายสัญญาณ (wire) หรือกลุ่มของสายสัญญาณที่เชื่อมต่อชิ้นส่วนฮาร์ดแวร์ภายในหรือ ภายนอกโมดูล ค่าของเน็ทหนึ่งๆถูกคำนวณจากลอจิกที่ขับเน็ทนั้นๆ รีจิสเตอร์ก็คือหน่วยความจำซึ่งคงค่าไว้ ตลอดจนกว่าจะมีค่าใหม่ถูกป้อนเข้ามา

#### 2.5.1. เน็ท

ตัวอย่างของข้อมูลชนิดเน็ทแสดงดังรูปที่ 2.13 มีเน็ทภายในคือ net1...net5 ทำหน้าที่เชื่อมต่อลอจิก เกทต่างๆเข้าด้วยกัน โมดูล Verilog สำหรับวงจรลอจิกดังกล่าวแสดงดังรูปที่ 2.14 โมดูลถูกออกแบบด้วยโมเดล เชิงกระแสข้อมูล ในที่นี้เน็ทถูกประกาศเป็น wire และเกทปฐมฐานภายในถูกเรียกใช้เพื่อสร้างลอจิกเกท



```
//module showing use of wire
                                                      //instantiate the built-in primitives
//connecting logic primitives
                                                       and (net1, x1, ~x2);
module log_diag_eqn4(x1, x2, x3, z1, z2);
                                                       and (net2, ~x1, x2);
                                                       not (net3, ~x3);
input x1, x2, x3;
                                                       or (net4, net1, net2);
output z1, z2;
                                                       or (net5, net2, net3);
wire x1, x2, x3;
                                                       assign z1 = net4;
wire z1, z2;
                                                       assign z2 = net5;
//define internal nets as wire
                                                       endmodule
wire net1, net2, net3, net4, net5;
```

รูปที่ 2.14 โมดูล Verilog สำหรับวงจรลอจิกรูปที่ 2.13

#### 2.5.2. รีจิสเตอร์

ข้อมูลชนิดรีจิสเตอร์แทนตัวแปรที่คงค่าได้ รีจิสเตอร์ในภาษา Verilog เปรียบได้กับรีจิสเตอร์ทาง ฮาร์ดแวร์ แต่ต่างกันเชิงแนวคิด รีจิสเตอร์ทางฮาร์ดแวร์ถูกสร้างด้วยวงจรหน่วยความจำเช่น D flip-flops JK flip-flops และ SR latches ในขณะที่รีจิสเตอร์ในภาษา Verilog เป็นตัวแทนนามธรรมของรีจิสเตอร์ทางฮาร์ดแวร์ ขนาดโดยปริยายเมื่อไม่ได้ถูกกำหนดของรีจิสเตอร์ก็คือ 1 บิท ถ้าต้องการขนาดที่กว้างขึ้น ต้องการให้ รีจิสเตอร์ A มีขนาด 16 บิท สามารถประกาศได้ดังนี้

reg [15:0] A;

รีจิสเตอร์สามารถถูกกำหนดค่าได้โดยการใช้คำสั่งประโยคเดียวดังนี้

A = 16'h7ab5; สำหรับการกำหนดค่าด้วยเลขฐานสิบหก
หรือ A = 16'b0111101010110101; สำหรับการกำหนดค่าด้วยเลขฐานสอง

หน่วยความจำสามารถถูกสร้างได้โดยการใช้อาร์เรย์ของรีจิสเตอร์ได้ดังนี้

Number of bits per register number of registers

reg [msb:lsb] memory\_name [first address:last address];

ตัวอย่างเช่นหน่วยความจำขนาด 32 word x 1 byte สามารถถูกประกาศได้ดังนี้ reg [7:0] memory\_name [0:31];

ข้อมูลสามารถถูกจัดเก็บไว้ในหน่วยความจำได้โดยการกำหนดค่าให้กับแต่ละรีจิสเตอร์แบบตัวต่อตัว ดังแสดงในรูปที่ 2.15 ซึ่งแสดงหน่วยความจำขนาด 8 word x 2 byte

# 

รูปที่ 2.15 แคชคำสั่ง (Instruction Cache) ของ 8 รีจิสเตอร์ซึ่งมีขนาด 16 บิทต่อรีจิสเตอร์

การจัดเก็บข้อมูลไว้ในหน่วยความจำอีกวิธีหนึ่งคือการใช้ซิสเต็มแทสค์ \$readmemb สำหรับข้อมูลที่ เป็นเลขฐานสอง หรือข้อมูลไบนารี (binary data) หรือ \$readmemh สำหรับข้อมูลที่เป็นเลขฐานสิบหก (hexadecimal data) ข้อมูลถูกเตรียมไว้เป็นไฟล์ข้อความ (text file) จากนั้นซิสเต็มแทสค์จะทำการอ่านไฟล์และ บันทึกเนื้อหาลงไปยังหน่วยความจำ ตัวอย่างการบรรจุแคชคำสั่งใด้วยข้อมูลไบนารี แสดงดังตัวอย่างที่ 3.1

**ตัวอย่างที่ 3.1** บล็อกไดอะแกรมของแคชคำสั่งในรูปที่ 2.16 มีโปรแกรมเคาเตอร์ขนาด 3 บิทคือ pc [2:0] เป็น อินพุทเวกเตอร์เพื่อเป็นแอสเดรสของแคชคำสั่ง และมีบัสขนาด 8 บิทเป็นเอาท์พุทเวกเตอร์คือ ic\_data\_out[7:0] แต่ละแอดเดรสถือเป็นแคชไลน์ที่เก็บค่าหนึ่งบล็อกข้อมูล ซึ่งในที่นี้ก็คือหนึ่งไบท์ เนื้อหาของแคชเป็นคำสั่งเพื่อ กระทำงานต่างๆ



รูปที่ 2.16 บล็อกไดอะแกรมของแคชคำสั่งสำหรับตัวอย่างที่ 3.1

ไฟล์ข้อความในตารางที่ 2.5 ถูกสร้างขึ้นมาแล้วบันทึกเป็นชื่อ icache.instr หมายเหตุแอดเดรสที่ แสดงมีไว้เพื่ออ้างอิงเท่านั้น โดยไฟล์ดังกล่าวถูกบันทึกไว้ในโฟลเดอร์เดียวกับโปรเจคที่กำลังทำอยู่

ตารางที่ 2.5 ไฟล์ icache.instr

| Address | Data     | Address Data    |
|---------|----------|-----------------|
| Word 0  | 00001000 | Word 4 00001100 |
| Word 1  | 00001001 | Word 5 00001101 |
| Word 2  | 00001010 | Word 6 00001110 |
| Word 3  | 00001011 | Word 7 00001111 |
|         |          |                 |

เนื้อหาของ icache.instr ถูกบรรจุเข้าไปในหน่วยความจำ instr\_cache โดยเริ่มที่ตำแหน่ง 0 ได้ดัง สองคำสั่งนี้

reg [7:0] instr\_cache [0:7];

\$readmemb ("icache.instr", instr\_cache);

โมดูล Verilog สำหรับกระบวนวิธีข้างต้นแสดงดังรูปที่ 2.17 คำสั่ง initial ถูกใช้เพื่อดึงค่ามาจากไฟล์ icache.instr ซึ่งถูกกระทำเพียงครั้งเดียว จากนั้นคำสั่ง always ถูกใช้เพื่ออ่านเนื้อหาของแคชคำสั่งตามตำแหน่ง ที่ถูกระบุโดย program counter โดยบล็อก begin...end ถูกกระทำทุกครั้งที่ค่า program counter เปลี่ยน

Test bench สำหรับจำลองแบบการทำงาน ไฟล์ icache.instr เอาท์พุทไบนารี และผลรูปคลื่น แสดง ดังรูปที่ 2.18 2.19 2.20 และ 2.21 ตามลำดับ

| //procedure for loading memory with           | //define memory contents                             |
|-----------------------------------------------|------------------------------------------------------|
| //binary data from file icache.instr          | //load instr_cache from file icache.instr            |
| module mem_load(pc, ic_data_out);             | initial                                              |
| input pc;                                     | begin                                                |
| output ic_data_out;                           | <pre>\$readmemb ("icache.instr", instr_cache);</pre> |
|                                               | end                                                  |
| wire [2:0] pc; // a program counter           |                                                      |
| reg [7:0] ic_data_out;                        | //use a program counter to access the instr_cache    |
|                                               | always @(pc)                                         |
| //define memory size                          | begin                                                |
| //instr_cache is an array of eight 8-bit regs | ic_data_out = instr_cache [pc];                      |
| reg [7:0] instr_cache [0:7];                  | end                                                  |
|                                               | endmodule                                            |

รูปที่ 2.17 โมดูล Verilog สำหรับการใช้ \$readmemb เพื่อบรรจุแคชคำสั่ง

```
//mem_load test bench
                                                    //display the contents of the instruction cache
                                                    initial
module mem_load_tb_v;
reg [2:0] pc;
                                                    begin
                         // Inputs
wire [7:0] ic_data_out;
                                                              for (i=0; i<8; i=i+1)
                         // Outputs
              //used for display contents
                                                              begin
integer
                                                              #10 $display ("address %h = %b", i,
//assign values to the program counter
                                                    ic_data_out);
initial
                                                              end
begin
                                                              #150 $stop;
          #0
                    pc = 3'b000;
                                                    end
          #10
                    pc = 3'b001;
                                                    // Instantiate the Unit Under Test (UUT)
                    pc = 3'b010;
          #10
                                                      mem_load uut (
          #10
                    pc = 3'b011;
                                                                       .pc(pc),
          #10
                    pc = 3'b100;
                                                                      .ic_data_out(ic_data_out)
          #10
                    pc = 3'b101;
                                                                     );
          #10
                    pc = 3'b110;
                                                    endmodule
          #10
                    pc = 3'b111;
          #10
                    $stop;
end
```

รูปที่ 2.18 Test bench สำหรับจำลองแบบการทำงานของรูปที่ 2.17

```
00001000
00001001
00001010
00001011
00001100
00001101
00001110
00001111
```

รูปที่ 2.19 ไฟล์ icache.instr ที่ถูกบันทึกในโฟลเดอร์เดียวกับโปรเจคที่กำลังทำอยู่

```
      address 00000000 = 00001000
      address 00000004 = 00001100

      address 00000001 = 00001001
      address 00000005 = 00001101

      address 00000002 = 00001010
      address 00000006 = 00001110

      address 00000003 = 00001011
      address 00000007 = 00001111
```

รูปที่ 2.20 เอาท์พุทไบนารีของ Test bench รูปที่ 2.18



รูปที่ 2.21 ผลรูปคลื่นของ Test bench รูปที่ 2.18

์ รีจิสเตอร์แบบ integer เป็นรีจิสเตอร์อเนกประสงค์ ถูกใช้สำหรับการคำนวณและการจัดการข้อมูล มี ขนาดอย่างน้อย 32 บิท และถูกกำหนดในรูปแบบ 2's complement ตัวอย่างเช่นจำนวนเต็ม +24 และ -24 สามารถถูกเขียนในรูป 2's complement ได้ดังนี้

$$0000\_0000\_0000\_0000\_0000\_0000\_0001\_1000_2 \ (+24) \\ 1111\_1111\_1111\_1111\_1111\_1111\_1110\_1000_2 \ (-24)$$

ค่าคงที่จำนวนจริงและรีจิสเตอร์จำนวนจริงสามารถถูกประกาศได้โดยคำหลัก real ข้อมูลจำนวนจริง ถูกจัดเก็บในรูปแบบเลขทศนิยมลอยตัวความเที่ยงสองเท่าขนาด 64 บิทแสดงดังรูปที่ 2.22



รูปที่ 2.22 รูปแบบเลขทศหิยมลอยตัวความเที่ยงสองเท่าขนาด 64 บิท

รีจิสเตอร์เวลาถูกใช้สำหรับการเก็บข้อมูลเวลาของการจำลองแบบ ซึ่งถูกประกาศได้ดังนี้

time time\_1, time\_2, ..., time\_n [msb:lsb];

ตัวแปรเวลาถูกเก็บในรูปแบบไม่คิดเครื่องหมาย (unsigned) ขนาดอย่างน้อย 64 บิท ซิสเต็มฟังก์ชัน **\$time** ถูก ใช้สำหรับการรับค่าเวลาจำลองแบบปัจจุบัน คำหลัก **realtime** จะเก็บค่าเวลาในรูปแบบจำนวนจริง

# 1.15 ตัวชี้แหะคอมไพเลอร์

ตัวชี้แนะคอมไพเลอร์ (compiler directives) ถูกใช้เป็นตัวสื่อสารระหว่างผู้ใช้กับคอมไพเลอร์ เพื่อ ช่วยให้คอมไพเลอร์ทำงานได้ง่ายขึ้น ตัวชี้แนะคอมไพเลอร์ในภาษา Verilog ที่ใช้บ่อยมีดังนี้

`define ถูกใช้เพื่อสร้างข้อความนิยามค่าตัวเลขคล้ายในภาษา C ในขณะที่ `undefine ถูกใช้เพื่อ ยกเลิกข้อความที่ถูกนิยามไว้แล้ว ตัวอย่างการใช้งานเป็นดังนี้

```
`define bus_size 16  //define a bus of 16 bits
...

//addr_in bus is 16 bits wide, 15:0

reg [`bus_size-1:0] addr_in;
...

`undefined bus_size  //definition of bus_size is removed
```

ไม่ต้องมีสัญลักษณ์ ; หลังการประกาศ แต่ต้องมีสัญลักษณ์ ` ที่ข้อความที่ถูกกำหนดไว้เมื่อมีการอ้างอิง

`ifdef, `else, `endif ถูกใช้สำหรับการคอมไพล์แบบมีเงื่อนไข ในการใช้งาน `ifdef จะถูกตามด้วย ชื่อข้อความมาโครที่ถูกนิยามไว้โดย `define ดังตัวอย่างข้างล่าง

```
`define Text_Macro_Name
    ...

`ifdef Text_Macro_Name
    Statement_1;
    Statement_2;
    ...
    Statement_n;

`else

    Alternative_statement_1;
    Alternative_statement_2;
    ...
    Alternative_statement_n;

`endif
```

โดย 'else อาจจะไม่มีก็ได้ถ้ามีทางเลือกเดียว

`include ถูกใช้เพื่อดึงไฟล์ Verilog อื่นเข้ามาในไฟล์ที่อยู่ภายใต้การคอมไพล์

`resetall ถูกใช้เพื่อรีเซทตัวชี้แนะคอมไพเลอร์ทุกตัวให้มีค่าเท่ากับค่าโดยปริยายของมัน (default values) ตัวอย่างเช่น ชนิดข้อมูลโดยปริยายของเน็ทก็คือ wire

## `timescale ถูกใช้เพื่อกำหนดหน่วยของดีเลย์ ตัวอย่างการใช้งานเช่น

#### `timescale 10ns / 10ps

หมายถึงการกำหนดให้หนึ่งหน่วยเวลามีค่าเท่ากับ 10 นาโนวินาที และมีความละเอียดเท่ากับ 10 พิโควินาที่ หน่วยเวลาและความละเอียดในภาษา Verilog ดังตารางที่ 2.6

ตารางที่ 2.6 หน่วยเวลาและความละเอียดในภาษา Verilog

| Time units | Definition   |
|------------|--------------|
| s          | Seconds      |
| ms         | Milliseconds |
| us         | Microseconds |
| ns         | Nanoseconds  |
| ps         | Picoseconds  |
| fs         | Femtoseconds |

#### โจทย์

2.1 Obtain the module, test bench, binary outputs, and waveforms for the equations shown below.
Use built-in primitives and declare any internal wires.

$$z_1 = (x_1 \oplus x_2)x_3'$$

$$z_2 = (x_1 \oplus x_2)' \oplus x_3$$

2.2 Load a 16-byte data cache called *dcache* with the hexadecimal characters 80, C0, E0, F0, F8, FC, FE, FF, 7F, 3F, 1F, 0F, 07, 03, 01, 00. Then design a test bench and obtain the binary outputs and waveforms. The data cache has a vector input called *dc\_addr[3:0]* and a vector output called *dc\_data\_out [7:0]*. Generate a hexadecimal file called *dcache.data* that will be loaded into the data cache.

# บทที่ 3

# นิพจน์

นิพจน์ (Expressions) ประกอบด้วยตัวถูกดำเนินการ (Operands) และตัวดำเนินการ (Operators) โดยผลลัพธ์จากการคำนวณของนิพจน์ทางด้านขวาสามารถถูกกำหนดค่าให้กับตัวแปรที่เป็นเน็ทหรือรีจิสเตอร์ ทางซ้ายมือ ซึ่งนิพจน์หนึ่ง ๆสามารถประกอบด้วยตัวถูกดำเนินการเพียงตัวเดียวหรือมากกว่า ซึ่งมีตัวดำเนินการ เพียงตัวเดียวหรือมากกว่าก็ได้ ผลลัพธ์จากการดำเนินการอาจจะมีเพียงบิตเดียวหรือมากกว่า

# 1.16 ตัวถูกดำเนินการ

ตัวถูกดำเนินการสามารถเป็นข้อมูลชนิดใดก็ได้ตามตารางที่ 3.1

ตารางที่ 3.1 ตัวถูกดำเนินการในภาษา Verilog

| ตัวถูกดำเนินการ               | รายละเอียด                                                     |
|-------------------------------|----------------------------------------------------------------|
| ค่าคงที่ (constant)           | แบบคิดเครื่องหมาย (signed) หรือแบบไม่คิดเครื่องหมาย (unsigned) |
| พารามิเตอร์ (parameter)       | แบบคิดเครื่องหมาย (signed) หรือแบบไม่คิดเครื่องหมาย (unsigned) |
| เน็ท (net)                    | แบบสเกลาร์ หรือ เวกเตอร์                                       |
| รีจิสเตอร์ (register)         | แบบสเกลาร์ หรือ เวกเตอร์                                       |
| เลือกบิต (bit-select)         | เลือก 1 บิตจากเวกเตอร์                                         |
| เลือกบางส่วน (part-select)    | เลือกบางส่วนของบิตที่ติดกันจากเวกเตอร์                         |
| ส่วนย่อยของหน่วยความจำ        | หนึ่งเวิร์ดของหน่วยความจำ                                      |
| (memory element)              |                                                                |
| เรียกฟังก์ชัน (function call) | การเรียกใช้ฟังก์ชันที่ผู้ใช้สร้างขึ้น หรือเรียกซิสเต็มฟังก์ชัน |

# a. ค่าคงที่ (Constant)

ค่าคงที่สามารถเป็นได้ทั้งแบบคิดเครื่องหมายหรือแบบไม่คิดเครื่องหมาย จำนวนเต็มฐานสิบถูก พิจารณาเป็นจำนวนแบบคิดเครื่องหมาย จำนวนเต็มที่ถูกกำหนดด้วยเลขฐานจะถูกแปลงเป็นจำนวนแบบไม่คิด เครื่องหมาย ดังตัวอย่างในตารางที่ 3.2

สองตัวอย่างสุดท้ายในตารางที่ 3.2 มีค่าเท่ากันเมื่อแทนด้วยเลขฐานสอง แต่แทนค่าเลขฐานสิบที่ แตกต่างกัน -22<sub>10</sub> เป็นจำนวนฐานสิบแบบคิดเครื่องหมาย ในขณะที่จำนวน -9'o352 ถูกมองเป็นจำนวนแบบไม่ คิดเครื่องหมายซึ่งมีค่าฐานสิบเป็น 234<sub>10</sub>

ตารางที่ 3.2 ค่าคงที่แบบคิดเครื่องหมายและแบบไม่คิดเครื่องหมาย

| ค่าคงที่ | รายละเอียด                                             |
|----------|--------------------------------------------------------|
| 127      | Signed decimal: value = 8-bit binary vector: 01111111  |
| -1       | Signed decimal: value = 8-bit binary vector: 111111111 |

ตารางที่ 3.2 ค่าคงที่แบบคิดเครื่องหมายและแบบไม่คิดเครื่องหมาย (ต่อ)

| -128        | Signed decimal: value = 8-bit binary vector: 10000000 |
|-------------|-------------------------------------------------------|
| 4'b1110     | Binary base: value = unsigned decimal 14              |
| 8'b00111010 | Binary base: value = unsigned decimal 58              |
| 16'h1A3C    | Hexadecimal base: value = unsigned decimal 6,716      |
| 16'hBCDE    | Hexadecimal base: value = unsigned decimal 48,350     |
| 9'0536      | Octal base: value = unsigned decimal 350              |
| -22         | Signed decimal: value = 8-bit binary vector: 11101010 |
| -9°o352     | Octal base: value = 8-bit binary vector: 11101010     |
|             | = unsigned decimal 234                                |

#### b. พารามิเตอร์ (Parameter)

จำนวนในพารามิเตอร์เหมือนกับจำนวนในค่าคงที่ คำสั่งพารามิเตอร์ใช้คำหลัก parameter เป็น การกำหนดค่าคงที่ให้กับตัวแปร ซึ่งค่านี้จะไม่สามารถถูกเปลี่ยนแปลงได้ในระหว่างการจำลองแบบการทำงาน

พารามิเตอร์มีประโยชน์ในการนิยามความกว้างของบัส ดังตัวอย่างในรูปที่ 3.1 วงจรบวกมีอินพุท แบบเวกเตอร์ขนาด 8 บิตจำนวน 2 อินพุท และมีอินพุทแบบสเกลาร์ 1อินพุท ผลบวกที่ได้เป็นจำนวนแบบ เวกเตอร์ 9 บิต โค๊ด Verilog สำหรับวงจรบวกนี้แสดงดังรูปที่ 3.2 คำสั่งพารามิเตอร์ถูกใช้นิยามความกว้างของ บัส width = 8 บิต เมื่อมีการใช้ width ที่ใดก็ตามในโค๊ดจะหมายถึงจำนวน 8 รูปที่ 3.3 และ 3.4 แสดง test bench และผลการจำลองการทำงานของวงจรบวก ตามลำดับ



| //example of using paramerter   | always @(a or b or cin) |
|---------------------------------|-------------------------|
| module adder8 (a, b, cin, sum); | begin                   |
| parameter width = 8;            | sum = a + b + cin;      |
| input [width-1:0] a, b;         | end                     |
| input cin;                      | endmodule               |
| output reg [width:0] sum;       |                         |

รูปที่ 3.2 โค๊ด Verilog สำหรับวงจรบวกรูปที่ 3.1

```
//adder8 test bench
                                                             #5
                                                                       a = 8'b00001100;
module adder8 tb v;
                                                                       b = 8'b00000011;
                                                                       cin = 1'b0;
     parameter width = 8;
                                                                       a = 8'b00000111;
                                                             #5
          reg [width-1:0] a, b;
                                                                       b = 8'b00000110;
          reg cin;
                                                                       cin = 1'b1;
                                                             #5
                                                                       a = 8'b00011001;
                                                                                          //25
          wire [width:0] sum;
                                                                       b = 8'b00100111;
                                                                                           //39
                                                                       cin = 1'b1; //sum = 65
// Instantiate the Unit Under Test (UUT)
                                                                       a = 8'b01111101;
                                                                                           //125
                                                             #5
   adder8 uut (.a(a), .b(b), .cin(cin), .sum(sum));
                                                                       b = 8'b01100111;
                                                                                           //103
//display variables
                                                                       cin = 1'b1; //sum = 229
   initial
                                                             #5
                                                                       a = 8'b10001111;
                                                                                           //143
   $monitor ("a b cin = %b_%b_%b,
                                                                       b = 8'b11000110;
                                                                                           //198
    sum = %b", a, b, cin, sum);
                                                                       cin = 1'b1; //sum = 342
 //apply input vectors
                                                             #5
                                                                       $stop;
   initial
                                                          end
      begin
                                                   endmodule
                    a = 8'b00000011;
          #0
                    b = 8'b00000100;
                   cin = 1'b0;
```

รูปที่ 3.3 Test bench สำหรับวงจรบวกรูปที่ 3.1



รูปที่ 3.4 ผลการจำลองการทำงานสำหรับวงจรบวกรูปที่ 3.1

### c. เน็ท (Net)

เน็ทสามารถเป็นทั้งสเกลาร์ (บิตเดียว) และเวกเตอร์ (หลายบิต) ถูกใช้เพื่อเชื่อมต่ออุปกรณ์ ฮาร์ดแวร์ต่างๆ ค่าที่กำหนดให้กับเน็ทถูกแปลเป็นค่าที่ไม่คิดเครื่องหมาย ดังตัวอย่างด้านล่าง

```
wire [7:0] bus_in, bus_out;
...
assign bus_in = -59;  //(11000101)<sub>2</sub> = 197<sub>10</sub> unsigned
assign bus_out = 16'he0;  //(11000000)<sub>2</sub> = -32<sub>10</sub> signed; 224 unsigned
```

### d. รีจิสเตอร์ (Register)

รีจิสเตอร์เป็นตัวแทนของอุปกรณ์หน่วยความจำ และถูกประกาศด้วยคำหลัก reg integer time real หรือ realtime รีจิสเตอร์สามารถเก็บทั้งปริมาณสเกลาร์และเวกเตอร์ ค่าที่ถูกนิยามด้วย reg จะถูกแปล ความหมายเป็นจำนวนแบบไม่คิดเครื่องหมายซึ่งเก็บค่าลอจิกในฟลิบฟลอบหรือแลทซ์ ในขณะที่ค่าในรีจิสเตอร์ที่ ถูกประกาศด้วย integer จะเก็บจำนวนแบบคิดเครื่องหมายในรูปแบบ 2's complement ดังตัวอย่างด้านล่าง (รายละเอียดของ time real หรือ realtime ทบทวนได้จากหัวข้อ 2.5.2)

#### e. เลือกบิต (Bit-select)

การเลือกบิตเป็นการบิตเดี่ยวออกจากเวกเตอร์ของเน็ทหรือรีจิสเตอร์ เพื่อใช้ในการดำเนินการ (operation) ตัวอย่างเช่นเพื่อใช้ในการหาเครื่องหมายของตัวถูกดำเนินการ 16-บิต บิต 15 จะถูกทดสอบว่าเป็น 0 หรือ 1 ซึ่งจะหมายถึงจำนวนบวกและลบตามรูปแบบของ 2's complement โดยบิตที่ถูกเลือกสามารถถูก กำหนดด้วยค่าคงที่หรือนิพจน์ก็ได้ ดังตัวอย่างด้านล่าง

```
wire [15:0] bus_out; // บัส 16-บิต โดยมี bus_out[15] เป็นบิตสูงสุด
assign bus_out[14] = a & b; // เลือกบิต 14
assign bus_out[x1+3] = 1'b0; // เลือกบิตของ bus_out โดยขึ้นกับค่า x1+3
```

### f. เลือกบางส่วน (Part-select)

การเลือกบางส่วนเป็นการเลือกบิตหลายบิตที่ติดกันจากเวกเตอร์ของเน็ทหรือรีจิสเตอร์เพื่อใช้ในการดำเนินการ โดยมีรูปแบบการเลือกดังตัวอย่างการกำหนดให้ออปโค๊ดคือ 8 บิตบนหรือไบท์ซ้ายมือสุดของรีจิสเตอร์คำสั่ง reg [7:0] opcode;

reg [31:0] instr; // คำสั่ง 32-บิต

opcode = instr[31:24]; // เลือก 8 บิตบนหรือไบท์ซ้ายมือสุดของรีจิสเตอร์คำสั่ง

### g. ส่วนย่อยของหน่วยความจำ (Memory element)

ส่วนย่อยของหน่วยความจำหมายถึงเวิร์ด (word) ในหน่วยความจำ ซึ่งอาจจะเป็นบิตเดียวหรือหลาย บิต หน่วยความจำถูกอ้างอิงโดยการใช้เวิร์ดเท่านั้น ไม่มีการเลือกบิตหรือเลือกบางส่วน แต่ละบิตใน หน่วยความจำไม่สามารถถูกเข้าถึงโดยตรงได้ จำเป็นต้องนำค่าในเวิร์ดที่ถูกระบุโดยแอดเดรสมาเก็บที่ word register เสียก่อนจึงจะสามารถเข้าถึงแต่ละบิตได้ ตัวอย่างเช่น หน่วยความจำ icache ขนาด 2048-เวิร์ด แต่ละ เวิร์ดมี 32 บิต ดังแสดงด้านล่าง รีจิสเตอร์ขนาด 32 บิต instr\_reg ถูกใช้เพื่อการเข้าถึงแต่ละบิตในเวิร์ดหนึ่งๆ ของหน่วยความจำ

reg [31:0] icache [0:2047];

reg [31:0] instr\_reg;

รูปที่ 3.5 แสดงตัวอย่างการเข้าถึงบางบิตจากหน่วยความจำในโพรเซสเซอร์แบบ RISC (Reduced Instruction Set Computer) หน่วยความจำ icache ทำหน้าที่เก็บคำสั่ง สามารถถูกเข้าถึงได้โดยการนำค่าใน เวิร์ดที่ถูกระบุโดยแอดเดรสมาเก็บที่ instr\_reg จากนั้นก็ถูกส่งไปยังหน่วย decode ซึ่งมีการเก็บค่าคำสั่งแยก เป็นส่วนๆ คือ op\_code addr\_mode dst\_addr และ src\_addr เพื่อที่จะเลือกเวิร์ดที่แอดเดรส 127 (เวิร์ดที่ 128) จาก icache และนำ op\_code มาเก็บที่ op\_code\_reg ทำได้ดังนี้

instr\_reg = icache [127];
op\_code\_reg = instr\_reg[31:24];



รูปที่ 3.5 บล็อกไดอะแกรมของบางส่วนในโพรเซสเซอร์ RISC เพื่อแสดงเข้าถึงบางบิตจากหน่วยความจำ

### 1.17 ตัวดำเนินการ

ภาษา Verilog มีตัวดำเนินการมากมายหลายประเภท บางประเภทมีความคล้ายกับภาษา C ตาม รายการในตารางที่ 3.3

ตารางที่ 3.3 ตัวดำเนินการในภาษา Verilog

| ประเภทตัวดำเนินการ        | สัญลักษณ์       | การดำเนินการ                     | จำนวนตัวถูกดำเนินการ |
|---------------------------|-----------------|----------------------------------|----------------------|
| ตัวดำเนินการเลขคณิต       | +               | חכע                              | 1 หรือ 2             |
| (Arithmetic)              | -               | ลบ                               | 1 หรือ 2             |
|                           | *               | ์<br>คูณ                         | 2                    |
|                           | 1               | "<br>  หารแบบไม่คิดเศษ           | 2                    |
|                           | %               | เศษ                              | 2                    |
| ตัวดำเนินการตรรกะ         | &&              | และ                              | 2                    |
| (Logical)                 | II              | หรือ                             | 2                    |
| ( 3 /                     | !               | นิเสธ                            | 1                    |
| <br>ตัวดำเนินการสัมพันธ์  | >               | มากกว่า                          | 2                    |
| (Relational)              | <               | น้อยกว่า                         | 2                    |
| (relational)              | >=              | มากกว่า หรือ เท่ากับ             | 2                    |
|                           | <=              | น้อยกว่า หรือ เท่ากับ            | 2                    |
|                           |                 | เท่ากัน                          |                      |
|                           | ==              | ไม่เท่ากัน                       | 2                    |
| (Equality)                | !=              |                                  | 2                    |
|                           | ===             | กรณีเท่ากัน (case equality)      | 2                    |
| ¥                         | !==             | กรณีไม่เท่ากัน (case inequality) | 2                    |
| ตัวดำเนินการบิต           | &               | AND                              | 2                    |
| (Bitwise)                 |                 | OR                               | 2                    |
|                           | ^               | NOT                              | 2                    |
|                           | ^<br>^~ หรือ ~^ | Exclusive-OR                     | 2 2                  |
| <br>ตัวดำเนินการลด        | ** NJU ***      | Exclusive-NOR AND                | 1                    |
| (Reduction)               | ~&              | NAND                             | 1                    |
| (include:ioii)            |                 | OR                               | 1                    |
|                           | ~               | NOR                              | 1                    |
|                           | ^               | Exclusive-OR                     | 1                    |
|                           | ^~ หรือ ~^      | Exclusive-NOR                    | 1                    |
| ตัวดำเนินการเลื่อน        | <<              | เลื่อนซ้าย                       | 1                    |
| (Shift)                   | >>              | เลื่อนขวา                        | 1                    |
| ์<br>ตัวดำเนินการเงื่อนไข | ?:              | เงื่อนไข                         | 3                    |
| (Conditional)             |                 |                                  |                      |
| ตัวดำเนินการต่อกัน        | {,}             | ต่อกัน                           | 2 หรือ 3             |
| (Concatenation)           |                 |                                  |                      |
| ตัวดำเนินการทำซ้ำ         | {{ }}           | ทำซ้ำ                            | 2 หรือ 3             |
| (Replication)             |                 |                                  |                      |

#### 3.2.1 ตัวดำเนินการเลขคณิต

การดำเนินการเลขคณิตสามารถเป็นการดำเนินการที่มีตัวถูกดำเนินการเพียงตัวเดียวหรือสองตัว เลขฐานในการดำเนินการอาจจะเป็น ฐานสอง ฐานแปด ฐานสิบ หรือฐานสิบหก ผลลัพธ์จากการดำเนินการถูก แปลงเป็นจำนวนแบบไม่คิดเครื่องหมาย หรือแบบคิดเครื่องหมายในรูปแแบบ 2's complement รูปที่ 3.6 แสดง ตัวอย่างการใช้งานตัวดำเนินการเลขคณิต พร้อมด้วย test bench และผลรูปคลื่นในรูปที่ 3.7 และ 3.8 ตามลำดับ

```
//demonstrate arithmetic operations
                                                    always @(a or b or opcode)
module arith_ops1(a, b, opcode, result);
                                                    begin
input
       [3:0] a,b;
                                                       case(opcode)
input [2:0] opcode;
                                                                        addop: result = a + b;
output reg [7:0] result;
                                                                        subop: result = a - b;
                                                                        mulop: result = a * b;
                                                              //(*)
                                                                        divop: result = a / b;
parameter addop = 3'b000,
                                                                        modop: result = a % b;
                                                              //(*)
           subop = 3'b001,
                                                                        default: result = 8'bxxxxxxxx;
           mulop = 3'b010,
           divop = 3'b011,
                                                              endcase
                                                    end
           modop = 3'b100;
                                                    endmodule
```

รูปที่ 3.6 โค๊ด Verilog สำหรับแสดงตัวอย่างการใช้งานตัวดำเนินการเลขคณิต

```
//Arithmetic operations test bench
                                                   initial
module arith_ops1_tb_v;
                                                   monitor ("a = %b, b = %b, opcode = %b,
         // Inputs
                                                   result = %b", a, b, opcode, result);
         reg [3:0] a, b;
         reg [2:0] opcode;
                                                   begin
                                                        #0 a = 4'b0011;
         // Outputs
                                                             b = 4'b0111;
         wire [7:0] result;
                                                             opcode = 3'b000;
                                                        #5 a = 4'b11111;
         // Instantiate the Unit Under Test (UUT)
                                                             b = 4'b1111;
                                                             opcode = 3'b001;
         arith_ops1 uut (
                                                        #5 a = 4'b1110;
                   .a(a),
                   .b(b),
                                                             b = 4'b1110;
                                                             opcode = 3'b010;
                   .opcode(opcode),
                   .result(result)
                                                       #5 $stop;
                                                   end
         );
                                                   endmodule
```

รูปที่ 3.7 Test bench สำหรับโค๊ด Verilog ของรูปที่ 3.6

<u>หมายเหตุ</u> โปรแกรม Xilinx XST ไม่รองรับการหารและการคำนวณเศษ แต่โปรแกรมสามารถ สังเคราะห์วงจรหารที่หารด้วย 2 และเลขยกกำลังของ 2



รูปที่ 3.8 ผลการจำลองการทำงานของวงจรที่สังเคราะห์ได้จากโค๊ด Verilog ของรูปที่ 3.6

#### 3.2.2 ตัวดำเนินการตรรกะ

ตัวดำเนินการตรรกะคำนวณเพื่อให้ทราบว่าเป็น จริง (true) ซึ่งแทนด้วยลอจิก 1 เท็จ (false) ซึ่ง แทนด้วยลอจิก 0 หรือ ไม่ทราบค่า (ambiguous) ถ้าผลลัพธ์จากการคำนวณได้ค่าที่ไม่เป็นศูนย์ กรณีนี้จะถือว่า เป็นลอจิก 1 (จริง) แต่ถ้าบิตใดบิตหนึ่งของตัวถูกดำเนินการเป็น x หรือ z กรณีนี้จะถือว่าเป็นไม่ทราบค่าและจะ ถูกกำหนดให้เป็นเท็จ กรณีตัวถูกดำเนินการเป็นเวกเตอร์ (มีมากกว่า 1 บิต) ถ้ามีค่าไม่เป็นศูนย์จะถูกพิจารณา ให้เป็นลอจิก 1 (จริง) รูปที่ 3.9 แสดงตัวอย่างการใช้งานตัวดำเนินการตรรกะ พร้อมด้วย test bench และผล รูปคลื่นในรูปที่ 3.10 และ 3.11 ตามลำดับ

### 3.2.3 ตัวดำเนินการสัมพันธ์

ตัวดำเนินการสัมพันธ์ทำการเปรียบเทียบค่าของตัวถูกดำเนินการ ให้ผลลัพธ์เป็นลอจิก 1 (จริง) หรือ ลอจิก 0 (เท็จ) เพื่อบอกความสัมพันธ์ของตัวถูกดำเนินการ 2 ตัว ถ้าความสัมพันธ์เป็นจริงผลลัพธ์จะเป็น ลอจิก 1 ไม่เช่นนั้นเป็นลอจิก 0 ตัวถูกดำเนินการที่เป็นเน็ท (ประกาศด้วย wire) หรือรีจิสเตอร์ (ประกาศด้วย reg) ถูกพิจารณาว่าเป็นจำนวนแบบไม่คิดเครื่องหมาย ในขณะที่ real หรือ integer ถูกพิจารณาว่าเป็นจำนวน แบบคิดเครื่องหมาย ในกรณีที่ตัวถูกดำเนินการมีจำนวนบิดไม่เท่ากัน ตัวดำเนินการที่มีบิตน้อยกว่าจะถูกเดิม ศูนย์เข้าไปด้านซ้ายเพื่อให้จำนวนบิตของตัวถูกดำเนินการทั้งสองเท่ากัน รูปที่ 3.12 แสดงตัวอย่างการใช้งานตัว ดำเนินการสัมพันธ์ พร้อมด้วย test bench และผลรูปคลื่นในรูปที่ 3.13 และ 3.14 ตามลำดับ

```
      //examples of logical operators
      assign z1 = a && b;

      module log_ops1(a, b, z1, z2, z3);
      assign z2 = a || b;

      input [3:0] a, b;
      assign z3 = !a;

      output z1, z2, z3;
      endmodule
```

รูปที่ 3.9 โค๊ด Verilog สำหรับแสดงตัวอย่างการใช้งานตัวดำเนินการตรรกะ

```
//test bench for logical operators
module log_ops1_tb_v;
                                                                //apply input vectors
                                                                initial
reg [3:0] a, b; // Inputs
                                                                begin
                                                                          a = 4'b0110;
                                                                 #0
wire z1, z2, z3;
                    // Outputs
                                                                          b = 4'b1100;
                                                                 #5
                                                                          a = 4'b0101;
// Instantiate the Unit Under Test (UUT)
                                                                          b = 4'b0000;
          log ops1 uut (
                                                                   #5
                                                                          a = 4'b1000;
                                                                          b = 4'b1001;
                     .a(a),
                     .b(b),
                                                                   #5
                                                                          a = 4'b0000;
                     .z1(z1),
                                                                          b = 4'b0000;
                                                                          a = 4'b1111;
                     .z2(z2),
                     .z3(z3)
                                                                          b = 4'b1111;
                                                                  #5
          );
                                                                          $stop;
initial
                                                                end
$monitor ("z1 = %d, z2 = %d, z3 = %d",
                                                     endmodule
          z1, z2, z3);
```

รูปที่ 3.10 Test bench สำหรับโค๊ด Verilog ของรูปที่ 3.9



รูปที่ 3.11 ผลการจำลองการทำงานของวงจรที่สังเคราะห์ได้จากโค๊ด Verilog ของรูปที่ 3.9

```
//examples of relational operations

module relational_ops1(a, b, gt, lt, gte, lte);

input [3:0] a, b;

output gt, lt, gte, lte;

assign gt = a > b;

assign lt = a < b;

assign gte = a >= b;

assign lte = a <= b;

endmodule
```

รูปที่ 3.12 โค๊ด Verilog สำหรับแสดงตัวอย่างการใช้งานตัวดำเนินการสัมพันธ์

```
//test bench relational operations
                                                       //apply input vectors
module relational ops1 tb v;
                                                       initial
reg [3:0] a, b;
                    // Inputs
                                                       begin
wire gt, It, gte, Ite; // Outputs
                                                                 #0
                                                                            a = 4'b0110;
                                                                            b = 4'b1100;
// Instantiate the Unit Under Test (UUT)
                                                                 #5
                                                                            a = 4'b0101;
          relational_ops1 uut (
                                                                            b = 4'b0000;
                     .a(a),
                                                                 #5
                                                                            a = 4'b1000;
                     .b(b),
                                                                            b = 4'b1001;
                     .gt(gt),
                                                                 #5
                                                                            a = 4'b0000;
                                                                            b = 4'b0000;
                     .lt(lt),
                     .gte(gte),
                                                                 #5
                                                                            a = 4'b1111;
                     .lte(lte)
                                                                            b = 4'b1111;
                                                                 #5
          );
                                                                            $stop;
initial
                                                       end
$monitor ("a=%b, b=%b, gt=%d, It=%d, gte=%d,
                                                       endmodule
Ite=%d", a, b, gt, It, gte, Ite);
```

รูปที่ 3.13 Test bench สำหรับโค๊ด Verilog ของรูปที่ 3.12



รูปที่ 3.14 ผลการจำลองการทำงานของวงจรที่สังเคราะห์ได้จากโค๊ด Verilog ของรูปที่ 3.12

### 3.2.4 ตัวดำเนินการเท่ากัน

ตัวดำเนินการเท่ากัน (==) ถูกใช้ในนิพจน์เพื่อตรวจสอบว่าจำนวนสองจำนวนเท่ากันหรือไม่ ผลลัพธ์ ของการเปรียบเทียบเป็นลอจิก 1 ถ้าทั้งสองจำนวนเท่ากัน และเป็นลอจิก 0 เมื่อสองจำนวนไม่เท่ากัน ในทางตรง ข้ามตัวดำเนินการไม่เท่ากัน (!=) จะให้ผลตรงกันข้าม ผลลัพธ์ของการเปรียบเทียบเป็นลอจิก 0 ถ้าทั้งสองจำนวน เท่ากัน และเป็นลอจิก 1 เมื่อสองจำนวนไม่เท่ากัน ถ้าผลการเปรียบเทียบคลุมเครือผลที่ได้จะเป็น x ถ้าตัวถูก ดำเนินการเป็นเน็ทหรือรีจิสเตอร์จะถูกจัดว่าเป็นจำนวนแบบไม่คิดเครื่องหมาย แต่ถ้าเป็น real หรือ integer จะ ถูกจัดว่าเป็นจำนวนแบบคิดเครื่องหมาย

ตัวดำเนินการกรณีเท่ากัน (case equality; ===) ทำการเปรียบเทียบบิตต่อบิตเช่นเดียวกัน และยัง รวมถึงกรณีของ x และ z ด้วย ผลลัพธ์ของการเปรียบเทียบเป็นลอจิก 1 เมื่อทุกบิตของทั้งสองตัวถูกดำเนินการ เท่ากันซึ่งพิจารณารวมถึงบิตที่เป็น x และ z ด้วย ส่วนตัวดำเนินการกรณีไม่เท่ากัน (case inequality; !==) จะ ให้ผลลัพธ์ลอจิก 1 เมื่อมีบางบิตของทั้งสองตัวถูกดำเนินการไม่เท่ากันซึ่งพิจารณารวมถึงบิตที่เป็น x และ z ด้วย

ตัวอย่างการใช้งานตัวดำเนินการเท่ากันถูกแสดงดังรูปที่ 3.15 รูป พร้อมด้วย test bench และผล รูปคลื่นในรูปที่ 3.16 และ 3.17 ตามลำดับ ผลลัพธ์ของ case equality (z3) เป็นลอจิก 1 ในอินพุทเวกเตอร์ชุดที่ 1 และ 2 เนื่องจากทุกบิตของ x3 และ x4 เท่ากันทุกบิต ส่วนผลลัพธ์ของ case inequality (z4) เป็นลอจิก 1 ใน อินพุทเวกเตอร์ทั้ง 3 ชุด แม้แต่ในชุดที่ 3 ที่มีบิตต่ำสุดของ x4 และ x5 เท่านั้นที่ต่างกัน โดยบิตต่ำสุดของ x4 เป็น x และบิตต่ำสุดของ x5 เป็น z

```
//illustrate the use of equality operators
                                                         always @(x1 or x2 or x3 or x4 or x5)
module equality(x1, x2, x3, x4, x5, z1, z2, z3, z4);
                                                         begin
           [3:0] x1, x2, x3, x4, x5;
                                                                    if (x3 === x4)
                                                                                          //case equality
                     z1, z2, z3, z4;
output reg
                                                                          z3 = 1;
                                                                    else z3 = 0;
always @(x1 \text{ or } x2 \text{ or } x3 \text{ or } x4 \text{ or } x5)
                                                         end
begin
           if (x1 == x2)
                                //logical equality
                                                         always @(x1 or x2 or x3 or x4 or x5)
                z1 = 1:
                                                         begin
           else z1 = 0;
                                                                    if (x4 !== x5)
                                                                                          //case inequality
end
                                                                          z4 = 1;
                                                                    else z4 = 0;
always @(x1 or x2 or x3 or x4 or x5)
                                                         end
                                                         endmodule
           if (x2 != x3)
                                //logical inequality
                z2 = 1:
           else z2 = 0;
end
```

รูปที่ 3.15 โค๊ด Verilog สำหรับแสดงตัวอย่างการใช้งานตัวดำเนินการเท่ากัน

```
//equality operators test bench
                                                    //apply input vectors
module equality tb v;
                                                    initial
reg [3:0] x1, x2, x3, x4, x5;
                                                    begin
                              // Inputs
wire z1, z2, z3, z4;
                              // Outputs
                                                       #0
                                                            x1 = 4'b1000;
                                                              x2 = 4'b1101;
// Instantiate the Unit Under Test (UUT)
                                                              x3 = 4'b01xz;
          equality uut (.x1(x1), .x2(x2), .x3(x3),
                                                              x4 = 4'b01xz;
          .x4(x4), .x5(x5), .z1(z1), .z2(z2),
                                                              x5 = 4bx1xx;
          .z3(z3), .z4(z4));
                                                       #10
                                                             x1 = 4'b1011;
                                                              x2 = 4'b1011;
initial
                                                              x3 = 4bx1xz;
$monitor ("x1=%b, x2=%b, x3=%b, x4=%b,
                                                              x4 = 4bx1xz;
x5=%b, z1=%b, z2=%b, z3=%b, z4=%b",
                                                              x5 = 4'b11xx:
x1, x2, x3, x4, x5, z1, z2, z3, z4);
                                                       #10 x1 = 4'b1100;
                                                              x2 = 4'b0101;
                                                              x3 = 4'bx01z;
                                                              x4 = 4'b11xz;
                                                              x5 = 4'b11xx;
                                                       #10
                                                              $stop;
                                                    end
                                                    endmodule
```

รูปที่ 3.16 Test bench สำหรับโค๊ด Verilog ของรูปที่ 3.16



รูปที่ 3.17 ผลการจำลองการทำงานของวงจรที่สังเคราะห์ได้จากโค๊ด Verilog ของรูปที่ 3.16

### 3.2.5 ตัวดำเนินการบิต

ตัวดำเนินการบิตทำการดำเนินการทางลอจิกกับตัวดำเนินการแบบบิตต่อบิต โดยบิตที่มีหลักตรงกัน ของตัวดำเนินการสองตัวจะถูกดำเนินการ ผลลัพธ์ที่ได้ยังคงมีจำนวนความกว้างของบิตเท่ากับตัวดำเนินการที่มี จำนวนบิตมากกว่า ในการดำเนินการหากตัวถูกดำเนินการใดมีจำนวนบิตน้อยกว่า ศูนย์จะถูกเติมเข้าไป ด้านหน้าของตัวถูกดำเนินการนั้นเพื่อให้ตัวถูกดำเนินการทั้งสองมีจำนวนบิตเท่ากัน

์ ตัวอย่างตัวดำเนินการบิต AND OR และ NOT เป็นดังนี้

```
z1 = x1 & x2
                                                   z3 = ~x1
     10110110
                          10110110
                      x1=
                                             x1=
                                                   10110110(~
x1=
                                             z3=
                                                   01001001
x2=
     11010111(&
                      x2=
                            11010111(
     10010110
                      z2=
                            11110111
z1=
```

ตัวอย่างการใช้งานตัวดำเนินการบิตถูกแสดงดังรูปที่ 3.18 รูป พร้อมด้วย test bench และผลรูปคลื่น ในรูปที่ 3.19 และ 3.20 ตามลำดับ

```
always @( a or b)
//example of the bitwise operators
module bitwise1 (a, b, and result, or result,
                                                    begin
          neg result, xor result, xnor result);
                                                      and result = a & b; //bitwise AND
                                                      or_result = a | b;
                                                                          //bitwise OR
                                                      neg result = ~a;
input [7:0] a, b;
                                                                           //bitwise negation
output reg [7:0] and result, or result, neg result,
                                                      xor result = a ^ b; //bitwise XOR
                                                      xnor_result = a ^~ b; //bitwise XNOR
                xor_result, xnor_result;
                                                    end
                                                    endmodule
```

รูปที่ 3.18 โค๊ด Verilog สำหรับแสดงตัวอย่างการใช้งานตัวดำเนินการบิต

```
//test bench for bitwise1 module
                                                   //apply input vectors
module bitwise1_tb_v;
                                                   initial
reg [7:0] a, b; // Inputs
                                                    begin
wire [7:0] and_result, or_result,
                                      neg result,
                                                             a = 8'b11000011;
xor_result, xnor_result; // Outputs
                                                             b = 8'b10011001;
                                                             a = 8'b10010011;
// Instantiate the Unit Under Test (UUT)
                                                             b = 8'b11011001;
bitwise1 uut (.a(a), .b(b), .and_result(and_result),
                                                             a = 8'b00001111;
          .or_result(or_result),
                                                             b = 8'b11011001;
          .neg result(neg result),
                                                     #10
                                                             a = 8'b01001111;
          .xor_result(xor_result),
                                                             b = 8'b11011001;
          .xnor_result(xnor_result)
                                                     #10
                                                             a = 8'b11001111;
                                                             b = 8'b11011001;
                                                     #10
                                                            $stop;
initial
                                                   end
                                                   endmodule
$monitor
                                  and_result=%b,
           ("a=%b,
                        b=%b,
or_result=%b, neg_result=%b,
                                 xor result=%b,
xnor_result=%b", a, b, and_result, or_result,
neg_result, xor_result, xnor_result);
```

รูปที่ 3.19 Test bench สำหรับโค๊ด Verilog ของรูปที่ 3.18

รูปที่ 3.20 ผลการจำลองการทำงานของวงจรที่สังเคราะห์ได้จากโค๊ด Verilog ของรูปที่ 3.18

### 3.2.6 ตัวดำเนินการลด

ตัวดำเนินการลดกระทำบนตัวถูกดำเนินการเพียงตัวเดียว หรืออินพุทเวกเตอร์เดียว ผลลัพธ์ที่ได้มี เพียงบิตเดียว ถ้ามีบิตใดบิตหนึ่งเป็น x หรือ z ผลลัพธ์ที่ได้จะเป็น x การดำเนินการจะทำบิตต่อบิตจากด้านซ้าย มายังบิตด้านขวา ดังตัวอย่างตัวดำเนินการลด AND NAND OR NOR XOR XNOR ด้านล่างนี้

| Reduction AND z1 = &x1                 | Reduction NAND z2 = ~&x1                      |
|----------------------------------------|-----------------------------------------------|
| x1 = 1 1 1 0 1 0 1 1                   | x1 = 1 1 1 0 1 0 1 1                          |
| z1 = 1 & 1 & 1 & 0 & 1 & 0 & 1 & 1 = 0 | z2 = 1 ~& 1 ~& 1 ~& 0 ~& 1 ~& 0 ~& 1 ~& 1 = 1 |
| Reduction OR $z3 =  x1 $               | Reduction NOR z4 = ~ x1                       |
| x1 = 1 1 1 0 1 0 1 1                   | x1 = 1 1 1 0 1 0 1 1                          |
| z3 = 1   1   1   0   1   0   1   1 = 1 | z4 = 1 ~  1 ~  1 ~  0 ~  1 ~  0 ~  1 ~  1 = 0 |
| Reduction XOR z5 = ^x1                 | Reduction XNOR z6 = ^~x1                      |
| x1 = 1 1 1 0 1 0 1 1                   | x1 = 1 1 1 0 1 0 1 1                          |
| z5 = 1 ^ 1 ^ 1 ^ 0 ^ 1 ^ 0 ^ 1 ^ 1 = 0 | z6 = 1 ^~ 1 ^~ 1 ^~ 0 ^~ 1 ^~ 0 ^~ 1 ^~ 1 = 1 |

ตัวอย่างการใช้งานตัวดำเนินการลดถูกแสดงดังรูปที่ 3.21 รูป พร้อมด้วย test bench และผลรูปคลื่น ในรูปที่ 3.22 และ 3.23 ตามลำดับ

```
//module to illustrate the use of reduction operators
                                                   always @( a )
module reduction (a, and result, nand result,
                                                   begin
or_result, nor_result, xor_result, xnor_result);
                                                             and result = &a;
                                                                                //reduction AND
                                                             nand_result = ~&a; //reduction NAND
input [7:0] a;
                                                             or_result = |a;
                                                                                //reduction OR
output reg and result, nand result, or result,
                                                             nor_result = ~|a;
                                                                                //reduction NOR
nor_result, xor_result, xnor_result;
                                                             xor_result = ^a;
                                                                                //reduction XOR
                                                             xnor_result = ^~a; //reduction XNOR
                                                   end
                                                   endmodule
```

รูปที่ 3.21 โค๊ด Verilog สำหรับแสดงตัวอย่างการใช้งานตัวดำเนินการลด

```
//test bench for reduction module
                                                     //apply input vectors
module reduction tb v;
                                                     initial
reg [7:0] a;
                    // Inputs
                                                     begin
                                                               a = 8'b11000011:
// Outputs
                                                        #0
wire
        and result,
                        nand result,
                                         or result,
nor_result, xor_result, xnor_result;
                                                      #10
                                                               a = 8'b10010011;
// Instantiate the Unit Under Test (UUT)
                                                      #10
                                                               a = 8'b00001111;
reduction uut (.a(a),
                                                      #10
                                                               a = 8'b01001111:
          .and_result(and_result),
          .nand result(nand result),
                                                               a = 8'b11001111:
          .or result(or result),
                                                      #10
          .nor result(nor result),
                                                      #10
          .xor_result(xor_result),
                                                              $stop;
          .xnor_result(xnor_result)
                                                     end
          );
initial
                                                     endmodule
                                  and result=%b.
$monitor
                  ("a=%b,
nand result=%b, or result=%b, nor result=%b,
xor_result=%b, xnor_result=%b", a, and_result,
nand_result, or_result, nor_result, xor_result,
xnor result);
```

รูปที่ 3.22 Test bench สำหรับโค๊ด Verilog ของรูปที่ 3.21

```
a=11000011, and_result=0, nand_result=1, or_result=1, nor_result=0, xor_result=0, xnor_result=1
a=10010011, and_result=0, nand_result=1, or_result=1, nor_result=0, xor_result=0, xnor_result=1
a=00001111, and_result=0, nand_result=1, or_result=1, nor_result=0, xor_result=0, xnor_result=1
a=01001111, and_result=0, nand_result=1, or_result=1, nor_result=0, xor_result=1, xnor_result=0
a=11001111, and_result=0, nand_result=1, or_result=1, nor_result=0, xor_result=0, xnor_result=1
```

รูปที่ 3.23 ผลการจำลองการทำงานของวงจรที่สังเคราะห์ได้จากโค๊ด Verilog ของรูปที่ 3.21

### 3.2.7 ตัวดำเนินการเลื่อน

ตัวดำเนินการเลื่อนทำการเลื่อนเวกเตอร์เดี่ยวไปทางซ้ายหรือทางขวาตามจำนวนบิตที่กำหนด เมื่อ มีการเลื่อนจะมีบิตว่างเกิดขึ้น ศูนย์จะถูกเติมลงไปในบิตว่างเหล่านี้ ข้อมูลในบิตที่ถูกเลื่อนไปจะหายไป ไม่มีการ วนกลับมาใหม่ ถ้าจำนวนการเลื่อนเป็น x หรือ z ผลลัพธ์ของการเลื่อนจะเป็น x

การเลื่อนซ้ายเวกเตอร์ไปหนึ่งบิตเทียบเท่ากับการคูณด้วย 2 หนึ่งครั้ง การเลื่อนขวาเวกเตอร์ไป หนึ่งบิตเทียบเท่ากับการหารด้วย 2 หนึ่งครั้ง ตัวดำเนินการเลื่อนมีประโยชน์ในการโมเดลระเบียบวิธี sequential add-shift multiplication และ sequential shift-subtract division

รูปที่ 3.24 แสดงตัวอย่างการใช้งานตัวดำเนินการเลื่อนโดยการเขียนโมดูลเชิงพฤติกรรมซึ่งใช้การ กำหนดค่าแบบ blocking พร้อมด้วย test bench และผลการจำลองแบบการทำงานในรูปที่ 3.25 และ 3.26 ตามลำดับ

```
//examples of shift operators
module shift(a_reg, b_reg, result_a, result_b);
begin
result_a = a_reg << 3; //multiply by 8
result_b = b_reg >> 2; //divide by 4
output reg [7:0] result_a, result_b;
end
endmodule
```

รูปที่ 3.24 โค๊ด Verilog สำหรับแสดงตัวอย่างการใช้งานตัวดำเนินการเลื่อน

```
//shift test bench
                                                    //apply input vectors
module shift tb v;
                                                    initial
reg [7:0] a_reg, b_reg;
                                                    begin
                              // Inputs
wire [7:0] result a, result b; // Outputs
                                                      #0
                                                              a reg = 8'b00000010;
                                                                                            //2
                                                              b reg = 8'b00001000;
                                                                                            //8
                                                              a reg = 8'b00000110;
// Instantiate the Unit Under Test (UUT)
                                                     #10
                                                                                            //6
                                                              b reg = 8'b00011000;
          shift uut (
                                                                                            //24
                                                       #10 a reg = 8'b00001111;
                                                                                            //15
                    .a_reg(a_reg),
                                                              b_reg = 8'b00111000;
                                                                                            //56
                    .b_reg(b_reg),
                                                                                            //224
                                                       #10 a_reg = 8'b11100000;
                    .result_a(result_a),
                    .result b(result b)
                                                              b reg = 8'b00000011;
                                                                                            //3
                                                       #10 $stop;
          );
initial
                                                    end
$monitor ("a reg=%b, b reg=%b, result a=%b,
                                                    endmodule
result b=%b", a reg, b reg, result a, result b);
```

รูปที่ 3.25 Test bench สำหรับโค๊ด Verilog ของรูปที่ 3.24

```
a_reg=00000010, b_reg=00001000, result_a=00010000, result_b=00000010

a_reg=00000110, b_reg=00011000, result_a=00110000, result_b=00000110

a_reg=000001111, b_reg=00111000, result_a=01111000, result_b=00001110

a_reg=11100000, b_reg=00000011, result_a=00000000, result_b=00000000
```

รูปที่ 3.26 ผลการจำลองการทำงานของวงจรที่สังเคราะห์ได้จากโค๊ด Verilog ของรูปที่ 3.24

### 3.2.8 ตัวดำเนินการเงื่อนไข

ตัวดำเนินการเงื่อนไขประกอบด้วยตัวถูกดำเนินการ 3 ตัวคือ นิพจน์เงื่อนไข (conditional expression) นิพจน์จริง (true expression) และนิพจน์เท็จ (false expression) เมื่อเงื่อนไขเป็นจริง (ลอจิก 1) นิพจน์จริงจะถูกดำเนินการ และเมื่ออเงื่อนไขเป็นเท็จ (ลอจิก 0) นิพจน์เท็จจะถูกดำเนินการ ไวยากรณ์การใช้ งานเป็นดังนี้

conditional expression? true expression: false expression;

ตัวอย่างเช่น z1 = (x1 >= x2)? x3 : x4; ถ้า x1 มากกว่าหรือเท่ากับ x2 แล้ว z1 มีค่าเท่ากับ x3 แต่ถ้า x1 น้อย กว่า x2 แล้ว z1 มีค่าเท่ากับ x4

ถ้านิพจน์เงื่อนไขถูกคำนวณได้ x แล้วผลลัพธ์ที่ได้จะถูกคำนวณจากนิพจน์จริงและนิพจน์เท็จได้ดัง truth table ดังตารางที่ 3.4

ตารางที่ 3.4 Truth table สำหรับนิพจน์เงื่อนไขที่เป็น x

| True_expression | False_expression | Result |
|-----------------|------------------|--------|
| 0               | 0                | 0      |
| 0               | 1                | x      |
| 0               | x                | x      |
| 1               | 0                | x      |
| 1               | 1                | 1      |
| 1               | x                | x      |
| X               | 0                | x      |
| X               | 1                | x      |
| X               | X                | x      |

เนื่องจากตัวดำเนินการเงื่อนไขเป็นการเลือกค่าหนึ่งจากสองค่าขึ้นกับเงื่อนไข ดังนั้นตัวดำเนินการ เงื่อนไขจึงสามารถถูกใช้แทนคำสั่ง if...else ได้ และเหมาะสมสำหรับโมเดลมัลติเพล็กเซอร์ 2:1 ดังรูปที่ 3.27

ตัวดำเนินการเงื่อนไขสามารถซ้อนกันได้ กล่าวคือนิพจน์จริงและนิพจน์เท็จสามารถเป็นตัวดำเนินการ เงื่อนไขซ้อนอยู่ภายในได้ ซึ่งมีประโยชน์สำหรับการโมเดลมัลติเพล็กเซอร์ 4:1 ดังรูปที่ 3.28 พร้อมด้วย test bench และผลการจำลองแบบการทำงานดังรูปที่ 3.29 และ 3.30 ตามลำดับ

```
//dataflow 2:1 mux using conditional operator module mux2_1_cond(s0, x0, x1, z1); endmodule input s0, x0, x1; output z1; assign z1 = s0 ? x0 : x1; endmodule
```

รูปที่ 3.27 โค๊ด Verilog สำหรับมัลติเพล็กเซอร์ 2:1 โดยใช้ตัวดำเนินการเงื่อนไข

```
//dataflow 4:1 mux using conditional operator module mux4_1_cond (s0, s1, x0, x1, x2, x3, z1); input s0, s1; input [3:0] x0, x1, x2, x3; output [3:0] z1; assign z1 = s1 ? (s0 ? x3 : x2) : (s0 ? x1 : x0); endmodule
```

รูปที่ 3.28 โค๊ด Verilog สำหรับมัลติเพล็กเซอร์ 4:1 โดยใช้ตัวดำเนินการเงื่อนไข

| //4:1 multiplexer test bench                       | //apply input ve | ctors                 |  |  |  |
|----------------------------------------------------|------------------|-----------------------|--|--|--|
| module mux4_1_cond_tb_v;                           | initial          |                       |  |  |  |
| reg s0, s1; // Inputs                              | begin            |                       |  |  |  |
| reg [3:0] x0, x1, x2, x3; // Inputs                | #0               | s1 = 1'b0; s0 = 1'b0; |  |  |  |
| wire [3:0] z1; // Outputs                          |                  | x0 = 4'b0000;         |  |  |  |
|                                                    |                  | x1 = 4'b0001;         |  |  |  |
| // Instantiate the Unit Under Test (UUT)           |                  | x2 = 4'b0010;         |  |  |  |
| mux4_1_cond uut (.s0(s0), .s1(s1), .x0(x0),        |                  | x3 = 4'b0011;         |  |  |  |
| .x1(x1), .x2(x2), .x3(x3), .z1(z1) );              | #10              | s1 = 1'b0; s0 = 1'b1; |  |  |  |
| initial                                            | #10              | s1 = 1'b1; s0 = 1'b0; |  |  |  |
| <b>\$monitor</b> ("s1s0=%b%b, x0=%b, x1=%b, x2=%b, | #10              | s1 = 1'b1; s0 = 1'b1; |  |  |  |
| x3=%b, z1=%b", s1, s0, x0, x1, x2, x3, z1);        | #10              | \$stop;               |  |  |  |
|                                                    | end              |                       |  |  |  |
|                                                    | endmodule        |                       |  |  |  |

รูปที่ 3.29 Test bench สำหรับโค๊ด Verilog ของรูปที่ 3.28



รูปที่ 3.30 ผลการจำลองการทำงานของวงจรที่สังเคราะห์ได้จากโค๊ด Verilog ของรูปที่ 3.28

#### 3.2.9 ตัวดำเนินการต่อกัน

ตัวดำเนินการต่อกันสร้างเวกเตอร์ที่มีขนาดกว้างขึ้นจากตัวถูกดำเนินการ 2 ตัวหรือมากกว่า โดยการ นำมาต่อกัน ขนาดของตัวถูกดำเนินการต้องถูกทราบก่อนการดำเนินการ ตัวอย่างการใช้งานตัวดำเนินการต่อ กันถูกแสดงดังรูปที่ 3.31 พร้อมด้วย test bench และผลการจำลองการทำงานดังรูปที่ 3.32 และ 3.33 ตามลำดับ z1...z4 ถูกประกาศให้มีขนาดเท่ากับ 10 บิต เพื่อรองรับการต่อกันของ a b c และ d บิตบนของ z5 ถูกแทนด้วยบิตล่างของ a\_bus[3:0] และบิตล่างของ z5 ถูกแทนด้วยบิตบนของ a\_bus[7:4] ตัวดำเนินการต่อกัน รองรับการต่อกันของเวกเตอร์ขนาดต่างกัน รวมทั้งการรวมเวกเตอร์โดยตรงเช่น 4'b0111 ใน z6 เป็นตัน

```
//examples of concatination
                                                      assign z1 = {a, c};
module concat(a, b, c, d, a bus, z1, z2, z3, z4,
                                                      assign z2 = \{b, a\};
z5, z6);
                                                      assign z3 = \{c, b, a\};
input
          [1:0] a;
                                                      assign z4 = \{a, b, c, d\};
input [2:0] b;
input
          [3:0] c;
                                                      assign z5 = {a_bus[3:0], a_bus[7:4]};
input
                                                      assign z6 = \{b, c, d, 4'b0111\};
input
          [7:0] a_bus;
                                                      endmodule
output [9:0] z1, z2, z3, z4;
output [7:0] z5;
output [11:0] z6;
```

รูปที่ 3.31 โค๊ด Verilog สำหรับแสดงตัวอย่างการใช้งานตัวดำเนินการต่อกัน

```
//concatenation test bench
                                                    initial
module concat_tb_v;
                                                    $monitor ("a=%b, b=%b, c=%b, d=%b,
// Inputs
                                                    a_bus=%b, z1=%b, z2=%b, z3=%b, z4=%b,
reg [1:0] a;
                                                    z5=%b, z6=%b", a, b, c, d, a_bus, z1, z2, z3, z4,
reg [2:0] b;
                                                    z5, z6);
reg [3:0] c;
                                                    initial
reg d;
reg [7:0] a_bus;
                                                    begin
                                                              #0
                                                                        a = 2'b11;
// Outputs
                                                                        b = 3'b001;
wire [9:0] z1, z2, z3, z4;
wire [7:0] z5;
                                                                        c = 4'b1100;
wire [11:0] z6;
                                                                        d = 1'b1;
                                                                        a_bus = 8'b1111_0000;
// Instantiate the Unit Under Test (UUT)
                                                              #10
                                                                        $stop;
concat uut ( .a(a), .b(b), .c(c), .d(d),
                                                    end
                                                    endmodule
       .a_bus(a_bus), .z1(z1), .z2(z2),
       .z3(z3), .z4(z4), .z5(z5), .z6(z6)
```

รูปที่ 3.32 Test bench สำหรับโค๊ด Verilog ของรูปที่ 3.31

```
a=11, b=001, c=1100, d=1, a_bus=11110000,
z1=0000111100, z2=0000000111, z3=0110000111, z4=1100111001, z5=00001111, z6=001110010111
```

รูปที่ 3.33 ผลการจำลองการทำงานของวงจรที่สังเคราะห์ได้จากโค๊ด Verilog ของรูปที่ 3.31

### 3.2.10 ตัวดำเนินการทำซ้ำ

ตัวดำเนินการทำซ้ำเป็นการทำซ้ำการต่อเวกเตอร์เท่ากับจำนวนครั้งที่ถูกกำหนด ไวยากรณ์การใช้ งานเป็นดังนี้

```
{number_of_repetations {expression_1, expression_2, ..., expression_n}};
```

ตัวอย่างการใช้งานตัวดำเนินการทำซ้ำถูกแสดงดังรูปที่ 3.34 พร้อมด้วย test bench และผลการ จำลองการทำงานดังรูปที่ 3.35 และ 3.36 ตามลำดับ

```
//example of replication
module replication (a, b, c, z1, z2);
input [1:0] a;
input [2:0] b;
input [3:0] c;

output [11:0] z1;
output [21:0] z2;

assign z1 = {2{a, c}};
assign z2 = {2{b, c, 4'b0111}};
endmodule
```

รูปที่ 3.34 โค๊ด Verilog สำหรับแสดงตัวอย่างการใช้งานตัวดำเนินการทำช้ำ

```
//replication test bench
                                                     initial
module replication_tb_v;
                                                     $monitor ("a=%b, b=%b, c=%b, z1=%b, z2=%b",
                                                     a, b, c, z1, z2);
// Inputs
                                                     initial
reg [1:0] a;
                                                     begin
    [2:0] b;
reg
    [3:0] c;
                                                               #0
                                                                         a = 2'b11;
reg
                                                                         b = 3'b010;
// Outputs
                                                                          c = 4'b0011;
wire [11:0] z1;
                                                               #10
                                                                        $stop;
wire [21:0] z2;
                                                     end
// Instantiate the Unit Under Test (UUT)
                                                     endmodule
replication uut (.a(a), .b(b), .c(c), .z1(z1), .z2(z2) );
```

รูปที่ 3.35 Test bench สำหรับโค๊ด Verilog ของรูปที่ 3.34

```
a=11, b=010, c=0011,
z1=110011110011, z2=0100011011101000110111
```

รูปที่ 3.36 ผลการจำลองการทำงานของวงจรที่สังเคราะห์ได้จากโค๊ด Verilog ของรูปที่ 3.34

### โจทย์

3.1 Design a five-function arithmetic unit for addition, subtraction, multiplication, division, and modulus. There will be three 4-bit operands: a, b, and c and one result reg variable, which must be sufficient width to contain the largest result. Design test bench and obtain the outputs for several values of the inputs. The operations are defined below.

```
Add operation = a + b + c;

Subtract operation = (a + b) - c;

Multiply operation = a * b * c;

Divide operation = (a + b) / 2;

Modulus operation = (b + c) \% 4;
```

3.2 Design a four-function logic unit for the three logical operations: AND, OR, and NOT. There will be three 4-bit operands: a, b, and c and one result reg variable. Generate the test bench and obtains the outputs for the following operations:

```
AND operation = (a && b) && c;

OR operation = (a || c) || b;

AND OR operation = (b && c) || a;

NOT operation = !((b && c) || a;
```

3.3 Design a five-function logic unit to show the operation of the five bit-wise operators: AND(&), OR(|), NOT(~), XOR(^), and XNOR(^~ or ~^). There will be three 4-bit operands: a, b, and c and one result **reg** variable. Generate the test bench and obtain the outputs for the following operations:

AND operation = (a & b) & c;OR operation = (a | c) | b;NOT operation =  $\sim((b \& c) | a);$ XOR operation =  $(b \land c) \land a;$ XNOR operation =  $(a \land \sim c) \land \sim b;$ 

3.4 Design an odd parity generator using the XOR and XNOR operators. There are four data inputs and one output that is logic 1 when the number of 1s in the input vector is even. Use dataflow modeling and test all combinations of the inputs. Generate a test bench and obtain the outputs.

### บทที่ 4

### การโมเดลวงจรระดับเกท

เนื้อหาในบทนี้อธิบายรายละเอียดของการโมเดลวงจรระดับเกท (gate-level modeling) ซึ่งเป็นการ ออกแบบที่ระดับต่ำ (low-level synthesis) วงจรถูกสร้างจากการต่อกันของเกทปฐมฐาน (primitive) ในที่นี้ หมายถึงเกทปฐมฐานที่มีอยู่แล้วในภาษา Verilog เท่านั้น เกทปฐมฐานดังกล่าวถูกเรียกว่า built-in primitive นอกจากนี้ภาษา Verilog ยังรองรับการสร้างเกทปฐมฐานที่ผู้ใช้สร้างขึ้น (user defined primitive; UDP) ทั้งนี้ ซอฟท์แวร์ช่วยออกแบบอาจจะไม่รองรับการสังเคราะห์ UDP ก็ได้ แต่อย่างไรก็ตามซอฟท์แวร์ช่วยออกแบบอาจจะมี built-in primitive หลากหลายชนิดแตกต่างกันไปเพื่อรองรับการโมเดลวงจรระดับเกท

### 1.18 เกทปฐมฐานภายในภาษา Verilog (Built-in Primitives)

### 4.1.1 เกทหลายอินพุท (Multiple-input gate)

เกทหลายอินพุทเช่น and nand or nor xor และ xnor เป็น built-in primitive ที่ถูกนิยามไว้แล้วใน ภาษา Verilog ในการอธิบายวงจรสามารถเรียกใช้โดยคำหลักเหล่านี้ได้เลย ไม่จำเป็นต้องนิยามขึ้นมาใหม่ แต่ ละเกทอาจมีหลายอินพุท แต่มีเพียงเอาท์พุทเดียว ไวยากรณ์การใช้งานเป็นดังนี้

```
gate_type inst1 (output, input_1, input_2, ..., input_n); หรือ
gate_type (output, input_1, input_2, ..., input_n);
```

โดยรายการในวงเล็บต้องแสดงเอาท์พุทเป็นลำดับแรก จากนั้นจึงจะตามด้วยอินพุท inst1 คือชื่อโมดูลย่อย อาจจะแสดงหรือไม่ก็ได้ ในกรณีที่ใช้เกทชนิดเดียวกันหลายครั้งก็สามารถเรียกใช้ได้ดังนี้

**ตัวอย่างที่ 4.1** ออกแบบวงจรเกท AND 3-อินพุท และ OR 3-อินพุท โดยใช้ built-in primitives รูปที่ 4.1 แสดง โมดูล Verilog แบบใช้ built-in primitives พร้อมด้วย test bench และผลการจำลองการทำงาน ในรูปที่ 4.2 และ 4.3 ตามลำดับ

```
//gate-level modeling for and/or gate
module and3_or3(x1, x2, x3, and3_out, or3_out);
input x1, x2, x3;
output and3_out, or3_out;
and (and3_out, x1, x2, x3);
or (or3_out, x1, x2, x3);
endmodule
```

รูปที่ 4.1 โมดูล Verilog แบบใช้ built-in primitives สำหรับวงจรเกท AND 3-อินพุท และ OR 3-อินพุท

```
//test bench for and3_or3 module
                                                   //apply input vectors
module
          and3_or3_tb_v;
                                                   initial
        x1, x2, x3;
                                                   begin
reg
wire
       and3_out, or3_out;
                                                              #0
                                                                       {x1, x2, x3} = 3b000;
                                                                       {x1, x2, x3} = 3b001;
                                                             #10
// Instantiate the Unit Under Test (UUT)
                                                             #10
                                                                       {x1, x2, x3} = 3b010;
and3_or3 uut ( .x1(x1), .x2(x2), .x3(x3),
                                                             #10
                                                                       {x1, x2, x3} = 3b011;
          .and3_out(and3_out), .or3_out(or3_out)
                                                             #10
                                                                       {x1, x2, x3} = 3b100;
                                                             #10
                                                                       {x1, x2, x3} = 3b101;
//monitor variables
                                                              #10
                                                                       {x1, x2, x3} = 3b110;
initial
                                                              #10
                                                                       {x1, x2, x3} = 3b111;
$monitor ("x1x2x3 = \%b, and 3_out = \%b,
                                                              #10
                                                                       $stop;
or3_out = %b", {x1, x2, x3}, and3_out, or3_out);
                                                   end
                                                   endmodule
```

รูปที่ 4.2 Test bench สำหรับวงจรเกท AND 3-อินพุท และ OR 3-อินพุทของรูปที่ 4.1

```
x1x2x3 = 000, and3_out = 0, or3_out = 0

x1x2x3 = 001, and3_out = 0, or3_out = 1

x1x2x3 = 010, and3_out = 0, or3_out = 1

x1x2x3 = 011, and3_out = 0, or3_out = 1

x1x2x3 = 100, and3_out = 0, or3_out = 1

x1x2x3 = 101, and3_out = 0, or3_out = 1

x1x2x3 = 110, and3_out = 0, or3_out = 1

x1x2x3 = 111, and3_out = 1, or3_out = 1
```

รูปที่ 4.3 ผลการจำลองการทำงานสำหรับ Test bench ของรูปที่ 4.2

ตัวอย่างที่ 4.2 แผนภาพคาร์นอฟแสดงดังรูปที่ 4.4 ถูกใช้เพื่อให้ได้มาซึ่งนิพจน์ที่เล็กที่สุดสำหรับเอาท์พุท z1 ในรูปแบบของ sum-of-product ดังสมการที่ 4.1 รูปที่ 4.5 แสดงวงจรลอจิกที่ระบุชื่อโมดูลย่อย และเน็ท วงจรถูกอธิบายด้วย built-in primitive ดังรูปที่ 4.6 พร้อมด้วย test bench และผลการ จำลองการทำงานในรูปที่ 4.7 และ 4.8 ตามลำดับ



รูปที่ 4.4 แผนภาพคาร์นอฟสำหรับการหานิพจน์ที่เล็กที่สุดสำหรับเอาท์พุท z1 แบบ sum-of-product

$$z1 = x_2'x_4'x_5' + x_1'x_2'x_4' + x_1x_2'x_5' + x_2x_2x_5' + x_2x_4x_5$$
 (4.1)



รูปที่ 4.5 วงจรลอจิกสำหรับเอาท์พุท z1 แบบ sum-of-product

รูปที่ 4.6 โมดูล Verilog แบบใช้ built-in primitives สำหรับวงจรรูปที่ 4.5

```
//test bench for log egn sop7
                                                       //apply input vectors
module log_eqn_sop7_tb_v;
                                                       initial
reg x1, x2, x3, x4, x5;
                                                       begin: apply_stimulus
wire z1;
                                                          reg [6:0] invect;
                                                          for (invect = 0; invect < 32; invect = invect+1)</pre>
// Instantiate the Unit Under Test (UUT)
                                                                 \{x1, x2, x3, x4, x5\} = invect[6:0];
          log_eqn_sop7 uut (
                                                                 #10 $display ("x1x2x3x4x5 = \%b, z1
                     .x1(x1),
                     .x2(x2),
                                                       = \%b'', \{x1, x2, x3, x4, x5\}, z1);
                                                              end
                     .x3(x3),
                     .x4(x4),
                                                       end
                     .x5(x5),
                     .z1(z1)
                                                       endmodule
          );
```

รูปที่ 4.7 Test bench สำหรับสำหรับวงจรรูปที่ 4.5

```
x1x2x3x4x5 = 00000, z1 = 1
                                                 x1x2x3x4x5 = 10000, z1 = 1
x1x2x3x4x5 = 00001, z1 = 1
                                                 x1x2x3x4x5 = 10001, z1 = 0
x1x2x3x4x5 = 00010, z1 = 0
                                                 x1x2x3x4x5 = 10010, z1 = 1
x1x2x3x4x5 = 00011, z1 = 0
                                                 x1x2x3x4x5 = 10011, z1 = 0
x1x2x3x4x5 = 00100, z1 = 1
                                                 x1x2x3x4x5 = 10100, z1 = 1
x1x2x3x4x5 = 00101, z1 = 1
                                                 x1x2x3x4x5 = 10101, z1 = 0
x1x2x3x4x5 = 00110, z1 = 0
                                                 x1x2x3x4x5 = 10110, z1 = 1
x1x2x3x4x5 = 00111, z1 = 0
                                                 x1x2x3x4x5 = 10111, z1 = 0
x1x2x3x4x5 = 01000, z1 = 0
                                                 x1x2x3x4x5 = 11000, z1 = 0
x1x2x3x4x5 = 01001, z1 = 0
                                                 x1x2x3x4x5 = 11001, z1 = 0
x1x2x3x4x5 = 01010, z1 = 0
                                                 x1x2x3x4x5 = 11010, z1 = 0
x1x2x3x4x5 = 01011, z1 = 1
                                                 x1x2x3x4x5 = 11011, z1 = 1
x1x2x3x4x5 = 01100, z1 = 1
                                                 x1x2x3x4x5 = 11100, z1 = 1
x1x2x3x4x5 = 01101, z1 = 0
                                                 x1x2x3x4x5 = 11101, z1 = 0
x1x2x3x4x5 = 01110, z1 = 1
                                                 x1x2x3x4x5 = 11110, z1 = 1
x1x2x3x4x5 = 01111, z1 = 1
                                                 x1x2x3x4x5 = 111111, z1 = 1
```

รูปที่ 4.8 ผลการจำลองการทำงานสำหรับ Test bench ของรูปที่ 4.7

ตัวอย่างที่ 4.3 ออกแบบวงจรมัลติเพล็กเซอร์ 4:1 ดังรูปที่ 4.9 โดยใช้ built-in primitives รูปที่ 4.10 แสดงโมดูล

Verilog แบบใช้ built-in primitives พร้อมด้วย test bench และผลการจำลองการทำงานในรูปที่

4.11 และ 4.12 ตามลำดับ ใน test bench มีการใช้ซิสเต็มฟังก์ชัน \$time เพื่อนำค่าเวลาในการ
จำลองการทำงานที่เวลาปัจจุบันมาแสดง



รูปที่ 4.9 วงจรลอจิกสำหรับวงจรมัลติเพล็กเซอร์ 4:1

```
//a 4:1 multiplexer using built-in primitives
module mux4 primitive(d, s, enb, z1);
input [3:0] d;
input [1:0] s;
input enb;
output z1;
          i1 (w1, s[0]),
not
          i2 (w2, s[1]);
          i3 (w3, d[0], w1, w2, enb),
and
          i4 (w4, d[1], s[0], w2, enb),
          i5 (w5, d[2], w1, s[1], enb),
          i6 (w6, d[3], s[0], s[1], enb);
          i7 (z1, w3, w4, w5, w6);
or
endmodule
```

รูปที่ 4.10 โมดูล Verilog แบบใช้ built-in primitives สำหรับวงจรมัลติเพล็กเซอร์ 4:1 ใหรูปที่ 4.9

```
//test bench for 4:1 multiplexer
                                                      //apply input vectors
module mux4_primitive_tb_v;
                                                      initial
                                                      begin
reg [3:0] d;
    [1:0] s;
                                                      #0
                                                                s = 2'b00; d = 4'b1010; enb = 1'b1;
reg
                                                                s = 2'b00; d = 4'b1011; enb = 1'b1;
reg
     enb;
                                                      #10
                                                                s = 2'b01; d = 4'b1011; enb = 1'b1;
                                                     #10
wire
     z1;
                                                      #10
                                                                s = 2'b10; d = 4'b1011; enb = 1'b1;
                                                                s = 2'b01; d = 4'b1011; enb = 1'b1;
// Instantiate the Unit Under Test (UUT)
                                                      #10
mux4_primitive uut (.d(d), .s(s), .enb(enb), .z1(z1)
                                                      #10
                                                                s = 2'b11; d = 4'b1011; enb = 1'b1;
                                                                s = 2'b11; d = 4'b0011; enb = 1'b1;
                                                      #10
                                                      #10
                                                                $stop;
initial
$monitor ($time, "ns, select:s = %b, inputs:d
                                                      end
= %b, output:z1 = \frac{\text{%b", s, d, z1}}{\text{.}}
                                                      endmodule
```

รูปที่ 4.11 Test bench สำหรับโมดูลวงจรมัลติเพล็กเซอร์ 4:1 ใหรูปที่ 4.10

```
Ons, select:s = 00, inputs:d = 1010, output:z1 = 0

10ns, select:s = 00, inputs:d = 1011, output:z1 = 1

20ns, select:s = 01, inputs:d = 1011, output:z1 = 1

30ns, select:s = 10, inputs:d = 1011, output:z1 = 0

40ns, select:s = 01, inputs:d = 1011, output:z1 = 1

50ns, select:s = 11, inputs:d = 1011, output:z1 = 1

60ns, select:s = 11, inputs:d = 0011, output:z1 = 0
```

รูปที่ 4.12 ผลการจำลองการทำงานสำหรับ Test bench ของรูปที่ 4.11

ตัวอย่างที่ 4.4 ออกแบบวงจร SR latch โดยใช้ built-in primitives ตารางที่ 4.1 แสดง truth table ของ SR latch และรูปที่ 4.13 แสดงวงจรที่สร้างจากเกท NOR โมดูล Verilog แบบใช้ built-in primitives แสดงดังรูปที่ 4.14 พร้อมด้วย test bench และผลการจำลองการทำงานในรูปที่ 4.15 และ 4.16 ตามลำดับ

ตารางที่ 4.1 Truth table ของ SR latch

| Inpu | ıts | Outputs |      | Comments      |
|------|-----|---------|------|---------------|
| S    | R   | q       | qbar |               |
| 0    | 0   | q       | qbar |               |
| 0    | 1   | 0       | 1    | Reset         |
| 1    | 0   | 1       | 0    | Set           |
| 1    | 1   | 0       | 0    | Invalid state |



รูปที่ 4.13 วงจรลอจิกสำหรับวงจร SR latch

รูปที่ 4.14 โมดูล Verilog แบบใช้ built-in primitives สำหรับวงจรวงจร SR latch

```
//test bench for SR_latch
                                                    //apply stimulus
module SR_latch_tb_v;
                                                    initial
                                                    begin
reg
      S, R;
                                                    #0
                                                              S = 1'b1; R = 1'b0;
wire
       q, qbar;
// Instantiate the Unit Under Test (UUT)
                                                    #10
                                                              S = 1'b0; R = 1'b0;
SR_latch uut (.S(S), .R(R), .q(q), .qbar(qbar)
                                                    #10
                                                              S = 1'b0; R = 1'b1;
                                                    #10
                                                              S = 1'b1; R = 1'b1;
initial
                                                    #10
                                                              $stop;
$monitor ("S = %b, R = %b, q = %b, qbar = %b",
                                                    endmodule
S, R, q, qbar);
```

รูปที่ 4.15 Test bench สำหรับวงจร SR latchของรูปที่ 4.13

```
S = 1, R = 0, q = 1, qbar = 0

S = 0, R = 0, q = 1, qbar = 0

S = 0, R = 1, q = 0, qbar = 1

S = 1, R = 1, q = 0, qbar = 0
```

รูปที่ 4.16 ผลการจำลองการทำงานสำหรับ Test bench ของรูปที่ 4.15

ตัวอย่างที่ 4.5 ออกแบบวงจร Priority encoder โดยใช้ built-in primitives วงจร Priority encoder มีความ แตกต่างจากวงจรเข้ารหัสโดยทั่วไป คือสัญญาณอินพุทสามารถถูกป้อนเข้าได้มากกว่าหนึ่ง อินพุทพร้อมๆกัน มีประโยชน์ในงานประยุกต์ที่มีการใช้ทรัพยากรร่วมกันของอุปกรณ์ในระบบ อุปกรณ์ที่มีลำดับความสำคัญสูงกว่าก็จะได้รับการบริการก่อน กล่าวคือถ้าอินพุท x₁ และ x₁ โดย ที่จำนวนเต็ม i > j ร้องขอบริการมาพร้อมกัน อินพุท x₁ จะได้รับบริการก่อน x₁ โดยทั่วไปวงจรที่ มี n อินพุท จะมี log₂n เอาท์พุท ตัวอย่างเช่นวงจรมี 8 อินพุท จะมี 3 เอาท์พุท ดัง บล็อกไดอะแกรมรูปที่ 4.17 ซึ่งมีอินพุท enable เพื่อควบคุมให้วงจรทำงานหรือหยุดทำงาน และมีเอาท์พุท valid\_request เพื่อบอกว่ามีสัญญาณร้องขอเข้ามา ตารางที่ 4.2 แสดง truth table ของวงจร Priority encoder ขนาด 8-อินพุท 3-เอาท์พุท สมการที่ 4.2 แสดงลอจิกฟังก์ชัน ที่ได้มาจาก truth table และรูปที่ 4.18 วงจรลอจิก โมดูล Verilog แบบใช้ built-in primitives สำหรับวงจรดังกล่าวแสดงดังรูปที่ 4.19 พร้อมด้วย test bench และผลการจำลองการทำงานใน รูปที่ 4.20 และ 4.21 ตามลำดับ



รูปที่ 4.17 บล็อกไดอะแกรมของวงจร Priority encoder ขนาด 8-อินพุท 3-เอาท์พุท

ตารางที่ 4.2 Truth table ของวงจร Priority encoder ขนาด 8-อินพุท 3-เอาท์พุท

| <b>x</b> <sub>0</sub> | <b>X</b> <sub>1</sub> | <b>X</b> <sub>2</sub> | <b>X</b> <sub>3</sub> | <b>X</b> <sub>4</sub> | <b>X</b> <sub>5</sub> | <b>X</b> <sub>6</sub> | <b>X</b> <sub>7</sub> | z <sub>1</sub> (2 <sup>0</sup> ) | z <sub>2</sub> (2 <sup>1</sup> ) | z <sub>4</sub> (2 <sup>2</sup> ) |
|-----------------------|-----------------------|-----------------------|-----------------------|-----------------------|-----------------------|-----------------------|-----------------------|----------------------------------|----------------------------------|----------------------------------|
| 1                     | 0                     | 0                     | 0                     | 0                     | 0                     | 0                     | 0                     | 0                                | 0                                | 0                                |
| d                     | 1                     | 0                     | 0                     | 0                     | 0                     | 0                     | 0                     | 0                                | 0                                | 1                                |
| d                     | d                     | 1                     | 0                     | 0                     | 0                     | 0                     | 0                     | 0                                | 1                                | 0                                |
| d                     | d                     | d                     | 1                     | 0                     | 0                     | 0                     | 0                     | 0                                | 1                                | 1                                |
| d                     | d                     | d                     | d                     | 1                     | 0                     | 0                     | 0                     | 1                                | 0                                | 0                                |
| d                     | d                     | d                     | d                     | d                     | 1                     | 0                     | 0                     | 1                                | 0                                | 1                                |
| d                     | d                     | d                     | d                     | d                     | d                     | 1                     | 0                     | 1                                | 1                                | 0                                |
| d                     | d                     | d                     | d                     | d                     | d                     | d                     | 1                     | 1                                | 1                                | 1                                |

หมายเหตุ d: don't care

$$z_{1}(2^{0}) = x_{1}x_{2}'x_{3}'x_{4}'x_{5}'x_{6}'x_{7}' + x_{3}x_{4}'x_{5}'x_{6}'x_{7}' + x_{5}x_{6}'x_{7}' + x_{7}$$

$$= x_{1}x_{2}'x_{4}'x_{6}' + x_{3}x_{4}'x_{6}' + x_{5}x_{6}' + x_{7}$$

$$Z_{2}(2^{1}) = x_{2}x_{3}'x_{4}'x_{5}'x_{6}'x_{7}' + x_{3}x_{4}'x_{5}'x_{6}'x_{7}' + x_{6}x_{7}' + x_{7}$$

$$= x_{2}x_{4}'x_{5}' + x_{3}x_{4}'x_{5}' + x_{6} + x_{7}$$

$$Z_{4}(2^{2}) = x_{4}x_{5}'x_{6}'x_{7}' + x_{5}x_{6}'x_{7}' + x_{6}x_{7}' + x_{7}$$

$$= x_{4} + x_{5} + x_{6} + x_{7}$$

$$(4.2)$$



รูปที่ 4.18 วงจรลอจิกสำหรับวงจร Priority encoder ขนาด 8-อินพุท 3-เอาท์พุทของรูปที่ 4.17

```
//8-bit priority encoder
module priority 8(x0, x1, x2, x3, x4, x5, x6, x7, enbable, z1, z2, z4, valid request);
input
          x0, x1, x2, x3, x4, x5, x6, x7, enbable;
output
          z1, z2, z4, valid_request;
            i1 (w1, x1, ~x2, ~x4, ~x6),
            i2 (w2, x3, ~x4, ~x6),
            i3 (w3, x5, ~x6),
            i4 (w4, x2, ~x4, ~x5),
            i5 (w5, x3, ~x4, ~x5);
            i6 (w6, w1, w2, w3, x7),
   or
            i7 (w7, w4, w5, x6, x7),
            i8 (w8, x4, x5, x6, x7);
   and
            i9 (z1, w6, enable),
            i10 (z2, w7, enable),
            i11 (z4, w8, enable);
            i12 (valid_request, x0, x1, x2, x3, x4, x5, x6, x7);
endmodule
```

รูปที่ 4.19 โมดูล Verilog แบบใช้ built-in primitives สำหรับวงจร Priority encoder ขนาด 8-อินพุท 3-เอาท์พุทของรูปที่ 4.17

```
//test bench for 8-bit priority encoder
                                                     //apply input vectors
module priority 8 tb v;
                                                     initial
          x0, x1, x2, x3, x4, x5, x6, x7, enable;
                                                     beain
wire
          z1, z2, z4, valid_request;
                                                     #0 \{x0, x1, x2, x3, x4, x5, x6, x7\}= 8'b000000000;
                                                     enable = 1'b1:
// Instantiate the Unit Under Test (UUT)
                                                     #10 \{x0, x1, x2, x3, x4, x5, x6, x7\}= 8'b00100000;
priority 8 uut (.x0(x0), .x1(x1), .x2(x2), .x3(x3),
                                                      enable = 1'b1;
                                                     #10 {x0, x1, x2, x3, x4, x5, x6, x7}= 8'b00000100;
          .x4(x4), .x5(x5), .x6(x6), .x7(x7),
          .enable(enable),
                                                     enable = 1'b1:
                                                     #10 \{x0, x1, x2, x3, x4, x5, x6, x7\}= 8'b00100010;
          .z1(z1), .z2(z2), .z4(z4),
          .valid_request(valid_request)
                                                     enable = 1'b1;
                                                     #10 \{x0, x1, x2, x3, x4, x5, x6, x7\}= 8'b10110000;
          );
                                                     enable = 1'b1;
initial
                                                     #10 {x0, x1, x2, x3, x4, x5, x6, x7}= 8'b111111111;
$monitor ("x01x2x3x4x5x6x7 = %b, z4z2z1
                                                     enable = 1'b1;
= %b, valid_request = %b", {x0, x1, x2, x3, x4,
                                                     #10
                                                                $stop;
x5, x6, x7}, {z4, z2, z1}, valid_request);
                                                     end
                                                     endmodule
```

รูปที่ 4.20 Test bench สำหรับวงจร Priority encoder ขนาด 8-อินพุท 3-เอาท์พุทของรูปที่ 4.17

```
x01x2x3x4x5x6x7 = 00000000, z4z2z1 = 000, valid_request = 0
x01x2x3x4x5x6x7 = 00100000, z4z2z1 = 010, valid_request = 1
x01x2x3x4x5x6x7 = 00000100, z4z2z1 = 101, valid_request = 1
x01x2x3x4x5x6x7 = 00100010, z4z2z1 = 110, valid_request = 1
x01x2x3x4x5x6x7 = 10110000, z4z2z1 = 011, valid_request = 1
x01x2x3x4x5x6x7 = 111111111, z4z2z1 = 111, valid_request = 1
```

รูปที่ 4.21 ผลการจำลองการทำงานสำหรับ Test bench ของรูปที่ 4.20

### บทที่ 5

# การโมเดลกระแสข้อมูล

เนื้อหาในบทนี้อธิบายรายละเอียดของการโมเดลกระแสข้อมูล (Dataflow Modeling) ซึ่งเป็นวิธีการ บรรยายการออกแบบที่ระดับสูงกว่าการโมเดลระดับเกท ซอฟท์แวร์ช่วยออกแบบอัตโนมัติ (Design automation tools) ถูกนำใช้เพื่อสร้างวงจรลอจิกเกทด้วยวิธีการ การสังเคราะห์วงจรลอจิก (logic synthesis)

### 1.19 การกำหนดค่าแบบต่อเนื่อง (Continuous assignment)

คำสั่งแบบการกำหนดค่าแบบต่อเนื่องสามารถโมเดลพฤติกรรมของกระแสข้อมูลได้ และถูกใช้ในการ ออกแบบวงจรเชิงจัดหมู่ (combinational circuit) โดยไม่ต้องใช้เกทและเน็ทในการเชื่อมต่อ คำสั่งแบบการ กำหนดค่าแบบต่อเนื่องเป็นความสัมนัยระหว่างนิพจน์ทางด้านขวาและเป้าหมายทางด้านซ้าย ไวยากรณ์การใช้ งานเป็นดังนี้ โดยการกำหนดเวลาเป็นทางเลือก ไม่จำเป็นต้องระบุก็ได้ ไม่ถูกนำมาพิจารณาในการสังเคราะห์ วงจรลอจิก แต่ใช้ในการจำลองแบบการทำงานของวงจร

assign [#time] left-hand side target = right-hand side expression

คำสั่งแบบการกำหนดค่าแบบต่อเนื่องกำหนดค่าไปยังเน็ท (wire) ที่ถูกประกาศไว้ ไม่สามารถ กำหนดค่าไปยังรีจิสเตอร์ ดังนั้นเป้าหมายทางด้านซ้ายต้องเป็นเน็ทเท่านั้น อาจจะเป็นเน็ทแบบสเกลาร์ เวกเตอร์ หรือเวกเตอร์ที่ต่อกัน ตัวถูกดำเนินการในนิพจน์ทางด้านขวาสามารถเป็นรีจิสเตอร์ เน็ท หรือการเรียกฟังก์ชัน

ตัวอย่างของคำสั่งแบบการกำหนดค่าแบบต่อเนื่องสำหรับเน็ทที่เป็นสเกลาร์เป็นดังนี้

**assign** z1 = x1 & x2 & x3;

assign  $z2 = x1 ^ x2;$ 

**assign** z3 = (x1 & x2) | x3;

ตัวอย่างของคำสั่งแบบการกำหนดค่าแบบต่อเนื่องสำหรับเน็ทที่มีทั้งแบบเวกเตอร์และสเกลาร์เป็น ดังนี้ sum เป็นเว็กเตอร์ขนาด 9 บิตที่รองรับผลบวกและตัวทดของการบวก a และ b ซึ่งเป็นเว็กเตอร์ขนาด 8 บิต และ cin เป็นสเกลาร์

assign sum = a + b + cin;

ตัวอย่างของคำสั่งแบบการกำหนดค่าแบบต่อเนื่องสำหรับเน็ทที่มีทั้งแบบเวกเตอร์และเวกเตอร์ที่ต่อ กันเป็นดังนี้ sum a และ b เป็นเว็กเตอร์ขนาด 8 บิต cout และ cin เป็นสเกลาร์ ผลบวกของ a และ b มีขนาด 9 บิตซึ่งถูกกำหนดค่าให้เวกเตอร์ที่ต่อกันของ cout และ sum ซึ่งมี 9 บิตโดย cout เป็นบิทบนสุด

assign {cout, sum} = a + b + cin;

คำสั่งแบบการกำหนดค่าแบบต่อเนื่องนี้จะเฝ้าสังเกตอินพุทอย่างต่อเนื่อง เมื่อมีการเปลี่ยนแปลงของ ตัวแปรใดตัวแปรหนึ่งในนิพจน์ทางด้านขวามือ นิพจน์ก็จะถูกคำนวณและนำค่าผลลัพธ์กำหนดให้กับเป้าหมาย หลังจากระยะเวลาผ่านไปตามที่กำหนด ถ้าไม่กำหนดถือว่าเป็นศูนย์

### 5.1.1 เกท AND 3-อินพุท

หัวข้อนี้แสดงตัวอย่างการโมเดลเกท AND ขนาด 3-อินพุทด้วยโมเดลกระแสข้อมูล รูปที่ 5.1 แสดง โมดูล Verilog สำหรับเกท AND ดังกล่าว พร้อมด้วย test bench และผลการจำลองการทำงานในรูปที่ 5.2 และ รูปที่ 5.3 ตามลำดับ

```
//and3 dataflow
module and3_df(x1, x2, x3, z1);
input x1, x2, x3;
output z1;
wire x1, x2, x3, z1; //define signals as wire for dataflow
//continuous assignment for dataflow
assign z1 = x1 & x2 & x3;
endmodule
```

รูปที่ 5.1 โมดูล Verilog แบบกระแสข้อมูลสำหรับเกท AND ขนาด 3-อินพุท

```
//test bench for the 3-input AND gate
                                                                                                                                                                                                                                                                                                                       //apply input vector and display variables
  module and 3 df tb v;
                                                                                                                                                                                                                                                                                                                       initial
 reg x1, x2, x3; // Inputs are reg for test bench
                                                                                                                                                                                                                                                                                                                       begin: apply_stimulus
 wire z1; // Outputs are wire for test bench
                                                                                                                                                                                                                                                                                                                                            reg [3:0] invect;
                                                                                                                                                                                                                                                                                                                                           for (invect = 0; invect < 8; invect = invect + 1)</pre>
// Instantiate the Unit Under Test (UUT)
                                                              and3_df uut (
                                                                                                                                                                                                                                                                                                                                                                                   \{x1, x2, x3\} = invect [3:0];
                                                                                                                                                                                                                                                                                                                                                                                   #10 \frac{10}{2} #10 
                                                                                                                          .x1(x1),
                                                                                                                          .x2(x2),
                                                                                                                                                                                                                                                                                                                        = \%b'', \{x1, x2, x3\}, z1);
                                                                                                                          .x3(x3),
                                                                                                                                                                                                                                                                                                                                                                end
                                                                                                                        .z1(z1)
                                                                                                                                                                                                                                                                                                                       end
                                                                                                                                                                                                                                                                                                                       endmodule
```

รูปที่ 5.2 Test bench สำหรับเกท AND ขนาด 3-อินพุทแบบกระแสข้อมูลของรูปที่ 5.1

```
x1 x2 x3 = 000, z1 = 0

x1 x2 x3 = 001, z1 = 0

x1 x2 x3 = 010, z1 = 0

x1 x2 x3 = 011, z1 = 0

x1 x2 x3 = 100, z1 = 0

x1 x2 x3 = 101, z1 = 0

x1 x2 x3 = 110, z1 = 0

x1 x2 x3 = 111, z1 = 1
```

รูปที่ 5.3 ผลการจำลองการทำงานสำหรับ Test bench ของรูปที่ 5.2

#### 5.1.2 ตัวดำเนินการลด

หัวข้อนี้แสดงตัวอย่างการโมเดลวงจรตัวดำเนินการลดด้วยโมเดลกระแสข้อมูล รูปที่ 5.4 แสดงโมดูล Verilog สำหรับวงจรตัวดำเนินการลด AND NAND OR NOR XOR และ XNOR สังเกตุเห็นว่าการกำหนดค่า สามารถใช้คำหลัก assign เพียงครั้งเดียวได้หากว่าไม่มีการกำหนดค่าดีเลยในการกำหนดค่าแต่ละคำสั่ง โดย ตามด้วยสัญลักษณ์ , ในแต่ละคำสั่ง และจบด้วยสัญลักษณ์ ; ในคำสุดท้าย test bench และผลการจำลอง การทำงานในรูปที่ 5.5 และรูปที่ 5.6 ตามลำดับ

```
//module to illustrate the use of reduction operators
module reduction2(a, r_and, r_nand, r_or, r_nor, r_xor, r_xnor);
input
output
           r_and, r_nand, r_or, r_nor, r_xor, r_xnor;
                             //reduction AND
                   = &a,
assign
         r and
                  = ~&a,
                             //reduction NAND
         r nand
                             //reduction OR
                   = |a,
         r_or
         r nor
                   = ~|a,
                             //reduction NOR
                   = ^a,
                             //reduction XOR
         r xor
                   = ^~a:
                             //reduction XNOR
         r xnor
endmodule
```

รูปที่ 5.4 โมดูล Verilog แบบกระแสข้อมูลสำหรับวงจรตัวดำเหินการลด

```
//test bench for reduction2 module
module reduction2_tb_v;
                                                    //apply input vectors
reg [7:0] a;
                                                    initial
wire r_and, r_nand, r_or, r_nor, r_xor, r_xnor;
                                                    begin
// Instantiate the Unit Under Test (UUT)
                                                              #0
                                                                        a = 8'b11000011;
reduction2 uut ( .a(a), .r_and(r_and),
                                                              #10
                                                                        a = 8'b10010111;
          .r_nand(r_nand), .r_or(r_or),
                                                              #10
                                                                        a = 8'b000000000;
          .r_nor(r_nor), .r_xor(r_xor),
                                                              #10
                                                                        a = 8'b01001111;
          .r_xnor(r_xnor));
                                                              #10
                                                                        a = 8'b11111111;
initial
                                                              #10
                                                                        $stop;
$monitor ("a=%b, r and=%b, r nand=%b,
                                                    end
r or=%b, r nor=%b, r xor=%b, r xnor=%b", a,
                                                    endmodule
r_and, r_nand, r_or, r_nor, r_xor, r_xnor);
```

รูปที่ 5.5 Test bench สำหรับวงจรตัวดำเนินการลดแบบกระแสข้อมูลของรูปที่ 5.4

```
a=11000011, r_and=0, r_nand=1, r_or=1, r_nor=0, r_xor=0, r_xnor=1
a=10010111, r_and=0, r_nand=1, r_or=1, r_nor=0, r_xor=1, r_xnor=0
a=00000000, r_and=0, r_nand=1, r_or=0, r_nor=1, r_xor=0, r_xnor=1
a=01001111, r_and=0, r_nand=1, r_or=1, r_nor=0, r_xor=1, r_xnor=0
a=111111111, r_and=1, r_nand=0, r_or=1, r_nor=0, r_xor=0, r_xnor=1
```

รูปที่ 5.6 ผลการจำลองการทำงานสำหรับ Test bench ของรูปที่ 5.5

### 5.1.3 วงจรแปลงเลขฐานแปดเป็นฐานสอง

หัวข้อนี้แสดงตัวอย่างการโมเดลวงจรแปลงหรือวงจรเข้ารหัส (encoder) ด้วยโมเดลกระแสข้อมูล รูป ที่ 5.7 แสดงบล็อกไดอะแกรมของวงจรแปลงเลขฐานแปดเป็นเลขฐานสอง (Octal-to-binary encoder) พร้อม ด้วย truth table ในตารางที่ 5.1 สมการสำหรับวงจรแปลงเลขฐานแปดเป็นเลขฐานสองสามารถได้มาโดยตรง จาก truth table ดังสมการที่ 5.1

โมดูล Verilog ที่ใช้โมเดลกระแสข้อมูลอธิบายวงจรแปลงเลขฐานแปดเป็นเลขฐานสองแสดงดังรูปที่ 5.8 พร้อมด้วย test bench และผลการจำลองการทำงานดังรูปที่ 5.9 และ 5.10 ตามลำดับ



รูปที่ 5.7 บล็อกไดอะแกรมวงจรแปลงเลขฐานแปดเป็นเลขฐานสอง (Octal-to-binary encoder)

ตารางที่ 5.1 Truth table สำหรับวงจรแปลงเลขฐานแปดเป็นเลขฐานสองของรูปที่ 5.7

|   |        |        |        |        |        |        |        |        |     |            |          | -    |  |
|---|--------|--------|--------|--------|--------|--------|--------|--------|-----|------------|----------|------|--|
| Ī | Inputs |        |        |        |        |        |        |        | Out | puts       |          |      |  |
|   | oct[0] | oct[1] | oct[2] | oct[3] | oct[4] | oct[5] | oct[6] | oct[7] |     | bin[2] bir | n[1] bir | ո[0] |  |
| Ī | 1      | 0      | 0      | 0      | 0      | 0      | 0      | 0      |     | 0          | 0        | 0    |  |
|   | 0      | 1      | 0      | 0      | 0      | 0      | 0      | 0      |     | 0          | 0        | 1    |  |
|   | 0      | 0      | 1      | 0      | 0      | 0      | 0      | 0      |     | 0          | 1        | 0    |  |
|   | 0      | 0      | 0      | 1      | 0      | 0      | 0      | 0      |     | 0          | 1        | 1    |  |
|   | 0      | 0      | 0      | 0      | 1      | 0      | 0      | 0      |     | 1          | 0        | 0    |  |
|   | 0      | 0      | 0      | 0      | 0      | 1      | 0      | 0      |     | 1          | 0        | 1    |  |
|   | 0      | 0      | 0      | 0      | 0      | 0      | 1      | 0      |     | 1          | 1        | 0    |  |
|   | 0      | 0      | 0      | 0      | 0      | 0      | 0      | 1      |     | 1          | 1        | 1    |  |

$$bin[0] = oct[1] + oct[3] + oct[5] + oct[7]$$

$$bin[1] = oct[2] + oct[3] + oct[6] + oct[7]$$

$$bin[2] = oct[4] + oct[5] + oct[6] + oct[7]$$
(5.1)

```
//an octal-to-binary encoder

module encoder_8_to_3_df(oct, bin);
input [0:7] oct;
output [2:0] bin;

assign bin[0] = oct[1] + oct[3] + oct[5] + oct[7],
bin[1] = oct[2] + oct[3] + oct[6] + oct[7],
bin[2] = oct[4] + oct[5] + oct[6] + oct[7];
endmodule
```

รูปที่ 5.8 โมดูล Verilog แบบกระแสข้อมูลสำหรับวงจรแปลงเลขฐานแปดเป็นเลขฐานสองรูปที่ 5.7

```
//test bench for the 8-to-3 encoder
                                                    //apply input vectors
module encoder_8_to_3_df_tb_v;
                                                    initial
reg [0:7] oct;
                                                    begin
wire [2:0] bin;
                                                              #0
                                                                       oct[0:7]
                                                                                 = 8'b10000000;
                                                             #10
                                                                       oct[0:7]
                                                                                 = 8'b01000000;
// Instantiate the Unit Under Test (UUT)
                                                             #10
                                                                       oct[0:7]
                                                                                 = 8'b00100000;
          encoder_8_to_3_df uut (
                                                              #10
                                                                       oct[0:7]
                                                                                 = 8'b00010000;
                    .oct(oct),
                                                              #10
                                                                       oct[0:7]
                                                                                 = 8'b00001000;
                    .bin(bin)
                                                              #10
                                                                       oct[0:7]
                                                                                 = 8'b0000100;
          );
                                                              #10
                                                                       oct[0:7]
                                                                                 = 8'b0000010;
//display variables
                                                              #10
                                                                       oct[0:7]
                                                                                 = 8'b00000001;
                                                              #10
                                                                        $stop;
$monitor ("octal = %b, binary = %b", oct[0:7],
                                                    end
                                                   endmodule
```

รูปที่ 5.9 Test bench สำหรับวงจรแปลงเลขฐานแปดเป็นเลขฐานสองแบบกระแสข้อมูลของรูปที่ 5.8

```
octal = 10000000, binary = 000
octal = 01000000, binary = 001
octal = 00100000, binary = 010
octal = 00010000, binary = 011
octal = 00001000, binary = 100
octal = 00000100, binary = 101
octal = 00000010, binary = 110
octal = 00000001, binary = 111
```

รูปที่ 5.10 ผลการจำลองการทำงานสำหรับ Test bench ของรูปที่ 5.9

#### 5.1.4 มัลติเพลกเซอร์ 4:1

หัวข้อนี้แสดงตัวอย่างการโมเดลวงจรมัลติเพล็กเซอร์ด้วยโมเดลกระแสข้อมูล ข้อมูล รูปที่ 5.11 แสดงบล็อกไดอะแกรมของวงจรมัลติเพล็กเซอร์ 4:1 พร้อมด้วย truth table ในตารางที่ 5.2 สมการสำหรับวงจร มัลติเพล็กเซอร์ 4:1 สามารถได้มาโดยตรงจาก truth table ดังสมการที่ 5.2

โมดูล Verilog ที่ใช้โมเดลกระแสข้อมูลอธิบายวงจรมัลติเพล็กเซอร์ 4:1 แสดงดังรูปที่ 5.12 พร้อมด้วย test bench และผลการจำลองการทำงานดังรูปที่ 5.13 และ 5.14 ตามลำดับ



รูปที่ 5.11 บล็อกไดอะแกรมวงจรมัลติเพล็กเซอร์ 4:1

ตารางที่ 5.2 Truth table สำหรับวงจรมัลติเพล็กเซอร์ 4:1 ของรูปที่ 5.11

| Select Inputs | Output |
|---------------|--------|
| s1 s0         | z1     |
| 0 0           | d0     |
| 0 1           | d1     |
| 1 0           | d2     |
| 1 1           | d3     |

```
z1 = s1's0'd0 + s1's0d1 + s1s0'd2 + s1s0d3 (5.2)
```

รูปที่ 5.12 โมดูล Verilog แบบกระแสข้อมูลสำหรับวงจรมัลติเพล็กเซอร์ 4:1 รูปที่ 5.11

```
//test bench for multiplexer 4:1
                                                     //apply input vectors
                                                     initial
module mux4_df_tb_v;
reg [1:0] s;
                                                     begin
                                                     #0
                                                               s = 2'b00; d = 4'b1111; enb = 1'b0;
reg [3:0] d;
                                                               s = 2'b00; d = 4'b0000; enb = 1'b1;
reg enb;
                                                     #10
                                                     #10
                                                               s = 2'b00; d = 4'b0001; enb = 1'b1;
wire z1;
                                                               s = 2'b01; d = 4'b0001; enb = 1'b1;
                                                     #10
// Instantiate the Unit Under Test (UUT)
                                                               s = 2'b01; d = 4'b0011; enb = 1'b1;
                                                    #10
          mux4_df uut ( .s(s), .d(d),
                                                     #10
                                                               s = 2'b10; d = 4'b1001; enb = 1'b1;
                    .enb(enb), .z1(z1)
                                                     #10
                                                               s = 2'b10; d = 4'b0101; enb = 1'b1;
                                                     #10
                                                               s = 2'b11; d = 4'b0111; enb = 1'b1;
          );
//display variables
                                                     #10
                                                               s = 2'b11; d = 4'b1001; enb = 1'b1;
initial
                                                     #10
                                                               $stop;
$monitor ("select: s = %b, data: d = %b, out: z1
                                                    end
= %b", s, d, z1);
                                                     endmodule
```

รูปที่ 5.13 Test bench สำหรับวงจรมัลติเพล็กเซอร์ 4:1 แบบกระแสข้อมูลของรูปที่ 5.12



รูปที่ 5.14 ผลการจำลองการทำงานสำหรับ Test bench ของรูปที่ 5.13

# บทที่ 6

# การโมเดลเชิงพฤติกรรม

เนื้อหาในบทนี้อธิบายรายละเอียดของการโมเดลวงจรเชิงพฤติกรรม (Behavioral modeling) ซึ่งเป็น การบรรยายพฤติกรรมของระบบดิจิตอลในระดับสูงหรือระดับสถาปัตยกรรม (high-level or architecture level) เป็นวิธีการสร้างฮาร์แวร์ด้วยวิธีการทางอัลกอริธึม ไม่ได้พิจารณาถึงการสร้างโดยตรงด้วยลอจิกเกท รูปแบบการ โมเดลเชิงพฤติกรรมมีความคล้ายคลึงกับการเขียนภาษา C มาก

## 1.20 รูปแบบเชิงกระบวนคำสั่ง (Procedural construct)

กระบวนคำสั่ง (procedure) เป็นอนุกรมของการดำเนินการ (operations) ที่ถูกจัดขึ้นเพื่อการ ออกแบบโมดูลหนึ่งๆ ซึ่งถือว่าเป็นการออกแบบเชิงพฤติกรรม ภายในโมดูลจะไม่มีรายละเอียดของโครงสร้าง จึง ง่ายต่อการบรรยายเชิงพฤติกรรมของฮาร์ดแวร์ ภาษา Verilog มีโครงสร้างบล็อกพฤติกรรม 2 แบบคือ initial และ always ในบล็อกพฤติกรรมทั้งสองแบบอาจมีคำสั่งเดียวหรือหลายคำสั่งก็ได้ และภายในโมดูลเดียวกันอาจ มีบล็อก initial และ always หลายบล็อกก็ได้ บล็อกเหล่านี้เป็นพื้นฐานของการโมเดลเชิงพฤติกรรม และแต่ละ บล็อกทำงานพร้อมๆกันโดยเริ่มต้นที่เวลาเท่ากับศูนย์ ภายในบล็อกเหล่านี้จะบรรจุคำสั่งเชิงกระบวนคำสั่งอื่นๆ ดังเช่น

การกำหนดค่าเชิงกระบวนคำสั่ง (procedural assignment)
blocking
non-blocking

คำสั่งแบบเงื่อนไข (conditional statement)

คำสั่ง case

คำสั่ง loop

for

while

repeat

forever

คำสั่งบล็อก (block statement)

บล็อกเชิงลำดับ (sequential)

บล็อกแบบขนาน (parallel)

การกำหนดค่าต่อเนื่องเชิงกระบวนคำสั่ง

assign

deassign

force

release

### a. คำสั่ง initial

ทุกคำสั่งที่อยู่ภายในคำสั่ง initial รวมกันเป็นบล็อก initial จะถูกดำเนินการเพียงครั้งเดียวที่เวลา เท่ากับศูนย์ คำสั่ง initial เป็นวิธีสำหรับการกำหนดค่าเริ่มต้นและมอนิเตอร์ค่าตัวแปรก่อนที่ตัวแปรจะถูกใช้ใน โมดูล และถูกใช้เพื่อสร้างรูปคลื่น (waveform) ด้วย ทุกคำสั่งภายในบล็อก initial จะถูกดำเนินการตามลำดับ การดำเนินการหรือการกำหนดค่าถูกควบคุมโดยสัญลักษณ์ #ไวยากรณ์การใช้งานคำสั่ง initial เป็นดังนี้

initial [optional timing control]

Procedural statement or block of procedural statements

แต่ละบล็อกจะมีความแข่งขนานกัน (concurrency) โดยเริ่มทำงานพร้อม ๆกันที่เวลาเท่ากับศูนย์ และ จบการทำงานที่เวลาต่าง ๆแยกกันโดยอิสระ ถ้าในบล็อกมีเพียงคำสั่งเดียวไม่จำเป็นต้องมีคำหลัก begin...end แต่จำเป็นต้องมีถ้าในบล็อกมีสองคำสั่งขึ้นไป

**ตัวอย่างที่ 6.1** โมดูลแสดงตัวอย่างการใช้งานคำสั่ง initial แสดงดังรูปที่ 6.1 ตัวแปร x1 x2 x3 x4 และ x5 ถูก กำหนดให้มีค่าเริ่มต้นค่าหนึ่ง จากนั้นแต่ละตัวแปรถูกกำหนดค่าด้วยคำสั่ง initial หลายๆแบบ มีทั้งแบบที่มี คำสั่งเชิงกระบวนคำสั่งเดียว และเป็นบล็อกของคำสั่งเชิงกระบวนคำสั่ง ผลลัพธ์ของโมดูลและรูปคลื่นแสดงดังรูป ที่ 6.2 และ 6.3 ตามลำดับ

| //set x2 and x3                  |
|----------------------------------|
| initial                          |
| begin                            |
| #10 x2 = 1'b1;                   |
| #10 x3 = 1'b1;                   |
| end                              |
|                                  |
| //set x4 and x5                  |
| initial                          |
| begin                            |
| #10 x4 = 1'b1;                   |
| #10 x5 = 1'b1;                   |
| end                              |
|                                  |
| //reset variables                |
| initial                          |
| begin                            |
| #20 x1 = 1'b0;                   |
| #10 x2 = 1'b0;                   |
| #10 x3 = 1'b0;                   |
| #10 $x4 = 1'b0;$                 |
| #10 $x5 = 1'b0;$                 |
| end                              |
|                                  |
| //determine length of simulation |
| initial                          |
| #70 <b>\$finish</b> ;            |
| endmodule                        |
|                                  |

รูปที่ 6.1 โมดูลแสดงตัวอย่างการใช้งานคำสั่ง initial

```
0 x1x2x3x4x5 = 00000

10 x1x2x3x4x5 = 11010

20 x1x2x3x4x5 = 01111

30 x1x2x3x4x5 = 00111

40 x1x2x3x4x5 = 00011

50 x1x2x3x4x5 = 00001

60 x1x2x3x4x5 = 00000
```

รูปที่ 6.2 ผลลัพธ์ของโมดูลรูปที่ 6.1



รูปที่ 6.3 รูปคลื่หของโมดูลรูปที่ 6.1

รูปที่ 6.1 เป็นตัวอย่างการสร้างรูปคลื่น มีคำสั่ง initial ถึง 7 คำสั่ง โดยคำสั่งแรกเป็นการเรียกซิสเต็ม แทสค์ \$monitor ซึ่งทำให้ข้อความภายในเครื่องหมายคำพูดถูกแสดงออกมาทุกครั้งที่มีการเปลี่ยนแปลงค่าตัว แปรในอาร์กิวเมนต์ที่ถูกแสดงรายการไว้ ซิสเต็มแทสค์ \$time ทำการคืนค่าเวลาของการจำลองการทำงานใน รูปแบบจำนวนเต็ม 64 บิต

คำสั่ง initial คำสั่งที่ 2 เป็นการกำหนดค่าเริ่มต้นเท่ากับศูนย์ให้กับทุกตัวแปร คำสั่งที่ 3 เป็นการเซท ค่า x1 ที่เวลา 10 หน่วยเวลา เนื่องจากคำสั่ง initial ทุกคำสั่งเริ่มพร้อมกันที่เวลาศูนย์ คำสั่งที่ 4 ก็เป็นการเซท ค่า x2 ที่เวลา 10 หน่วยเวลาเช่นกัน และเซท x3 ที่เวลา 20 หน่วยเวลา ทำนองเดียวกันสำหรับคำสั่งที่ 5 คำสั่ง ที่ 6 เป็นการรีเซทค่าตัวแปรทุกตัวตามลำดับเวลาที่ระบุ คำสั่งที่ 7 เป็นการสิ้นสุดการจำลองการทำงาน

# b. คำสั่ง always

คำสั่ง always ดำเนินการตามคำสั่งเชิงพฤติกรรมที่อยู่ภายในบล็อก always ซ้ำ ๆในลักษณะการวน ลูปและเริ่มการดำเนินการที่เวลาศูนย์ การดำเนินการจะทำซ้ำต่อเนื่องจนกระทั่งการจำลองการทำงานสิ้นสุด คำสั่งภายในบล็อก always เป็นคำสั่งเชิงพฤติกรรม หรือก็คือคำสั่งเชิงกระบวนคำสั่งนั่นเอง ไวยากรณ์การใช้ งานคำสั่ง always เป็นดังนี้

always [optional timing control]

Procedural statement or block of procedural statements

ตัวอย่างที่ 6.2 การใช้งานโดยทั่วไปของคำสั่ง always ที่แสดงดังรูปที่ 6.4 เป็นการสร้างสัญญาณนาฬิกาเพื่อใช้ ใน test bench สัญญาณ clk ถูกกำหนดค่าเริ่มต้นเป็นศูนย์ด้วยคำสั่ง initial คำสั่งแรก จากนั้นค่าของสัญญาณ clk ถูกสลับค่าทุกๆ 10 หน่วยเวลาด้วยคำสั่ง always ทำให้ได้สัญญาณนาฬิกาที่มีคาบเท่ากับ 20 หน่วยเวลา และสัญญาณ clk ถูกหยุดเมื่อเวลาผ่านไป 100 หน่วยเวลาด้วยคำสั่ง initial คำสั่งสุดท้ายที่มีการเรียกใช้ชิสเต็ม แทสค์ \$finish ซึ่งทำให้การจำลองแบบการทำงานสิ้นสุด รูปคลื่นที่ได้ถูกแสดงดังรูปที่ 6.5

```
//toggle clock every 10 time units
//clock generation using
                             initial
                                           alwavs
statements
                                                     always
module ex6_2(clk);
                                                                #10
                                                                          clk = ~clk:
output clk;
                                                     //determine length of simulation
reg
       clk;
//initialize clock to 0
                                                                #100
                                                                          $finish;
initial
          clk = 1'b0;
                                                     endmodule
```

ูรูปที่ 6.4 โมดูลแสดงตัวอย่างการใช้สร้างสัญญาณนาฬิกา



ูรูปที่ 6.5 รูปคลื่นของโมดูลรูปที่ 6.4

ตัวอย่างที่ 6.3 คำสั่ง always มักถูกใช้ร่วมกับ รายการควบคุมเหตุการณ์ (event control list) หรือ รายการ ความไวต่อเหตุการณ์ (sensitivity list) เพื่อดำเนินการบล็อกเชิงลำดับ (sequential block) เมื่อมีการ เปลี่ยนแปลงของสัญญาณภายใน sensitivity list คำสั่งหรือบล็อกของคำสั่งภายในบล็อก always จะถูก ดำเนินการ คำหลัก or มีไว้สำหรับการระบุกรณีที่มีหลายเหตุการณ์แสดงดังรูปที่ 6.6 ซึ่งเป็นโมดูลของเกท AND 3 อินพุท เมื่อมีการเปลี่ยนแปลงสภาวะของอินพุท x1 x2 หรือ x3 คำสั่งภายในบล็อก always จะถูกดำเนินการ ในกรณีนี้ไม่จำเป็นต้องมีคำหลัก begin...end เนื่องจากมีคำสั่งเดียว ตัวแปรเป้าหมาย z1 ภายในบล็อก always ต้องถูกประกาศเป็นชนิด reg ในตัวอย่างนี้ดีเลย์ 5 หน่วยเวลาถูกกำหนดให้เป็นเวลาแพร่กระจายของเกท (propagation delay)

รูปที่ 6.7 แสดง test bench ของโมดูลเกท AND 3 อินพุทข้างต้น อินพุทเวกเตอร์ invect มีความ กว้าง 4 บิตเพื่อรองรับการป้อนอินพุททั้งสามให้ครบทั้ง 8 รูปแบบ ผลลัพธ์ของโมดูลและรูปคลื่นแสดงดังรูปที่ 6.8 และ 6.9 ตามลำดับ เอาท์พุท z1 อยู่ในสภาวะไม่ทราบค่าเป็นเวลา 5 หน่วยเวลาแรกจนกระทั่งอินพุทจะ แพร่กระจายผ่านเกท AND สังเกตเห็นว่าอินพุทถูกป้อนเสร็จที่เวลา 42 หน่วยเวลา แต่เอาท์พุทยังไม่ เปลี่ยนแปลงไปจนกระทั่งเวลาผ่านไป 47 หน่วยเวลา ซึ่งก็คือ 5 หน่วยเวลาถัดมา

```
//behavioral 3-input AND gate
module and3_bh(x1, x2, x3, z1);
input x1, x2, x3;
output reg z1;

always @(x1 or x2 or x3)
    z1 = #5 (x1 & x2 & x3);
endmodule
```

รูปที่ 6.6 โมดูลแสดงตัวอย่างการใช้งานคำสั่ง always ที่มี event control list

```
//test bench for behovioral 3-input AND gate
module and 3 bh tb v;
reg x1, x2, x3;
wire z1;
// Instantiate the Unit Under Test (UUT)
          and3_bh uut (.x1(x1), .x2(x2), .x3(x3), .z1(z1));
//generate stimulus and display variables
begin: apply_stimulus
          reg [3:0] invect;
          for (invect=0; invect<8; invect=invect+1)</pre>
          begin
                     {x1, x2, x3} = invect[2:0];
                     #6 $display ($time, "
                                                    x1x2x3 = \%b, z1 = \%b", \{x1,x2,x3\}, z1);
          end
end
endmodule
```

รูปที่ 6.7 Test bench ของโมดูลเกท AND 3 อินพุทของรูปที่ 6.6

รูปที่ 6.8 ผลลัพธ์ของ test bench ของรูปที่ 6.7



รูปที่ 6.9 รูปคลื่นของ test bench ของรูปที่ 6.7

ตัวอย่างที่ 6.4 ตัวอย่างนี้แสดงการออกแบบวงจร add-shift อย่างง่ายเพื่อแสดงการโมเดลเชิงพฤติกรรมของ วงจรบวก 8 บิต พร้อมด้วยการเลื่อนซ้ายและเลื่อนขวา ดังโมดูลในรูปที่ 6.10 รายการใน sensitivity list ของ บล็อก always มีตัวแปร a และ b เมื่อมีการเปลี่ยนแปลงของ a หรือ b จะได้ผลบวก sum จากนั้น จะได้ผลการ เลื่อนซ้าย 4 บิตซึ่งให้ผลเท่าการคูณด้วย 16 เก็บไว้ที่ left\_shift\_result และผลการเลื่อนขวา 4 บิตซึ่งให้ผลเท่าการหารด้วย 16 เก็บไว้ที่ right\_shift\_result ในที่นี้ต้องประกาศให้ sum มีขนาด 9 บิตเพื่อรองรับผลการบวก 8 บิต และประกาศให้ left\_shift\_result และ right\_shift\_result มีขนาด 16 บิต เพื่อรองรับการเลื่อนหลายตำแหน่ง สังเกตเห็นได้ว่าภายในโมดูลมีการบรรยายพฤติกรรมอย่างง่าย ไม่มีรายละเอียดของการออกแบบระดับเกทเลย

รูปที่ 6.11 แสดง test bench ของโมดูลในรูปที่ 6.10 พร้อมด้วยผลการจำลองการทำงานและรูปคลื่น ในรูปที่ 6.12 และ 6.13 ตามลำดับ

```
//add shift operations
module add_shift_bh(a, b, sum, right_shift_result, left_shift_result);
input [7:0] a, b;
output reg [8:0] sum;
output reg [15:0] right_shift_result, left_shift_result;

always @(a or b)
begin
    sum = a + b;
    left_shift_result = sum << 4;
    right_shift_result = sum >> 4;
end
endmodule
```

รูปที่ 6.10 โมดูลเชิงพฤติกรรมสำหรับงวงจร add shift

| //add shift test bench                               | //apply input vectors |
|------------------------------------------------------|-----------------------|
| module add_shift_bh_tb_v;                            | initial               |
| reg [7:0] a, b;                                      | begin                 |
| wire [8:0] sum;                                      | #0 a = 8'b01010101;   |
| wire [15:0] right_shift_result, left_shift_result;   | b = 8'b01010101;      |
|                                                      | #10 a = 8'b00001100;  |
| // Instantiate the Unit Under Test (UUT)             | b = 8'b00000100;      |
| add_shift_bh uut (.a(a), .b(b), .sum(sum),           | #10 a = 8'b11110000;  |
| .right_shift_result(right_shift_result),             | b = 8'b00001111;      |
| .left_shift_result(left_shift_result));              | #10 a = 8'b10100000;  |
|                                                      | b = 8'b00001111;      |
| //display variables                                  | #10 a = 8'b11111111;  |
| initial                                              | b = 8'b1111111;       |
| <b>\$monitor</b> ("a=%b, b=%b, sum=%b,               | #10 <b>\$stop</b> ;   |
| left_shift_result=%b, right_shift_result=%b,", a, b, | end                   |
| sum, left_shift_result, right_shift_result);         | endmodule             |

รูปที่ 6.11 Test bench สำหรับโมดูล add shift ของรูปที่ 6.10

```
a=01010101, b=01010101, sum=010101010, left_shift_result=000010101010100000, right_shift_result=0000000000001010, a=00001100, b=0000010000000, right_shift_result=00000000000000001, left_shift_result=00000010000000, right_shift_result=000000000000001, a=11110000, b=00001111, sum=011111111, left_shift_result=0000111111110000, right_shift_result=0000000000001111, a=10100000, b=00001111, sum=010101111, left_shift_result=0000101011110000, right_shift_result=000000000001010, a=111111111, b=111111111, sum=111111110, left_shift_result=00011111111100000, right_shift_result=0000000000011111,
```

รูปที่ 6.12 ผลลัพธ์ของ test bench รูปที่ 6.11



รูปที่ 6.13 รูปคลื่นของ test bench รูปที่ 6.11

**ตัวอย่างที่ 6.5** แสดงตัวอย่างการออกแบบวงจร 8-bit odd parity generator โดยการใช้โมเดลเชิงพฤติกรรม อินพุทของวงจรเป็นเวกเตอร์ขนาด 8 บิต x[7:0] เอาท์พุทของวงจรเป็นสเกลาร์ z1 ซึ่งต้องถูกประกาศเป็นข้อมูล ชนิด reg เนื่องจากอยู่ภายในบล็อก always เมื่อมีการเปลี่ยนแปลงของอินพุท คำสั่งภายในบล็อก always จะ ถูกดำเนินการ

รูปที่ 6.14 แสดงโมดูลเชิงพฤติกรรมของวงจร 8-bit odd parity generator ข้างต้น พร้อมด้วยtest bench ผลการจำลองการทำงาน และผลรูปคลื่นในรูปที่ 6.15 6.16 และ 6.17 ตามลำดับ

```
//behavioral 8-bit odd parity generator
module par_gen8_bh(x, z1);
input [7:0] x;
output reg z1;

always @(x)
    z1 = ~^x;
endmodule
```

รูปที่ 6.14 โมดูลเชิงพฤติกรรมสำหรับงวงจร 8-bit odd parity generator

```
//test bench for the behavioral 8-bit odd parity generator
                                                          //apply input vectors
module par_gen8_bh_tb_v;
                                                          initial
                                                          begin
      [7:0] x;
                                                                    #0
                                                                              x = 8'b00000000:
wire
       z1;
                                                                    #10
                                                                              x = 8'b00011010;
// Instantiate the Unit Under Test (UUT)
                                                                    #10
                                                                              x = 8b10011010;
          par_gen8_bh uut (.x(x), .z1(z1));
                                                                    #10
                                                                              x = 8b100111111;
                                                                    #10
                                                                              x = 8b11010011;
//display variables
                                                                    #10
                                                                              x = 8'b10011010;
initial
                                                                    #10
                                                                              x = 8b11011010;
$monitor ("x=%b, z1=%b", x, z1);
                                                                    #10
                                                                              x = 8b10111111;
                                                                    #10
                                                                              x = 8b111111111;
                                                                    #10
                                                                              $stop;
                                                          end
                                                          endmodule
```

รูปที่ 6.15 Test bench สำหรับโมดูล 8-bit odd parity generator ของรูปที่ 6.14

```
x=00000000, z1=1
x=00011010, z1=0
x=10011010, z1=1
x=10011111, z1=1
x=11010011, z1=0
x=10011010, z1=1
x=11011010, z1=0
x=10111111, z1=0
x=11111111, z1=1
```

รูปที่ 6.16 ผลลัพธ์ของ test bench รูปที่ 6.15



รูปที่ 6.17 รูปคลื่นของ test bench รูปที่ 6.15

# 1.21 การกำหนดค่าเชิงกระบวนคำสั่ง

การกำหนดค่าเชิงกระบวนคำสั่ง (procedural assignment) เป็นคำสั่งสำหรับการกำหนดค่าให้กับตัว แปรรีจิสเตอร์ชนิด reg integer real realtime และ time การกำหนดค่าเชิงกระบวนคำสั่งเป็นการกำหนดค่าที่ ปรากฏอยู่ภายในบล็อก initial และ always อาจจะเลือกกำหนดค่าให้กับบางบิต บางส่วนของเวกเตอร์ หรือ เวกเตอร์ที่ต่อกัน การกำหนดค่าเชิงกระบวนคำสั่งถูกดำเนินการตามลำดับ ภายในบล็อกเชิงลำดับ (sequential block) อาจมีการกำหนดค่าเชิงกระบวนคำสั่งซึ่งมีการกำหนดเวลาด้วยดังเช่น

```
reg [15:0] bus_a;
...
initial
begin
#0 bus_a = 16'h00ff;
#5 bus_a = 16'hff00;
#5 bus_a = 16'habdc;
#5 bus_a = 16'h65ab;
```

การกำหนดค่าเชิงกระบวนคำสั่ง (ซึ่งใช้ในการโมเดลเชิงพฤติกรรม) และการกำหนดค่าแบบต่อเนื่อง (ซึ่งใช้ในการโมเดลแบบกระแสข้อมูล) มีความแตกต่างกันดังตารางที่ 6.1

ตารางที่ 6.1 ความแตกต่างระหว่างการกำหนดค่าเชิงกระบวนคำสั่งและการกำหนดค่าแบบต่อเนื่อง

|     | การกำหนดค่าเชิงกระบวนคำสั่ง                               |     | การกำหนดค่าแบบต่อเนื่อง                       |
|-----|-----------------------------------------------------------|-----|-----------------------------------------------|
| i.  | ปรากฏในบล็อก initial หรือ always                          | v.  | ไม่ถูกใช้ในบล็อก initial หรือ always          |
| ii. | ดำเนินการสัมพันธ์กับคำสั่งอื่นในบล็อก initial หรือ always | ri. | ดำเนินการแข่งขนาน (concurrency) กับคำสั่งอื่น |
| ii. | ขับรีจิสเตอร์                                             | ii. | ขับเน็ท                                       |
| V.  | ใช้สัญลักษณ์ = (blocking) หรือ <= (nonblocking)           | ii. | ใช้สัญลักษณ์ = เพื่อการกำหนดค่า               |

#### 6.2.1 ดีเลย์ในคำสั่ง

การกำหนดค่าเชิงกระบวนคำสั่งอาจมีการกำหนดดีเลย์ได้ ดีเลย์ที่ปรากฏทางด้านหน้าของนิพจน์ ทางขวาของการกำหนดค่าคือ ดีเลย์ในคำสั่ง (intra-statement delay) เป็นการหน่วงเวลาในการกำหนดค่า ผลลัพธ์ทางด้านขวาให้กับเป้าหมายทางด้านซ้าย ตัวอย่างเช่น

```
z1 = #5 (x1 & x2);
```

เมื่อนิพจน์ (x1 & x2) ถูกคำนวณ จะมีการดีเลย์ 5 หน่วยเวลา ก่อนการกำหนดค่าผลลัพธ์ให้กับ z1

จุดประสงค์ของการมีดีเลย์ในคำสั่งก็เพื่อจำลองเวลาในการทำงานของลอจิกเกท หรือดีเลย์แพร่กระ จายของเกท (gate propagation delay) ซึ่งก็คือเวลาของการแพร่กระจายของสัญญาณอินพุทผ่านไปยังเอาท์พุท ของเกทหนึ่งๆนั่นเอง

ตัวอย่างที่ 6.6 แสดงตัวอย่างการใช้ดีเลย์ในคำสั่งสำหรับการโมเดลเชิงพฤติกรรมของวงจรที่มีเอาท์พุท z1 z2 และ z3 ดังรูปที่ 6.18 พร้อมด้วยtest bench ผลการจำลองการทำงาน และผลรูปคลื่นในรูปที่ 6.19 6.20 และ 6.21 ตามลำดับ ผลลัพธ์ของวงจรจะไม่ปรากฏจนกระทั่งถึงเวลาที่ถูกกำหนด เนื่องจากในบล็อก always เป็นการ กำหนดค่าเชิงกระบวนคำสั่งแบบ blocking ดังนั้นจึงเกิดการสะสมของดีเลย์ กล่าวคือ หลังจากอินพุทมีการ เปลี่ยนค่า z1 จะรับค่าใหม่เมื่อเวลาผ่านไป 2 หน่วยเวลา z2 จะรับค่าใหม่เมื่อเวลาผ่านไป 5 หน่วยเวลา และ z3 จะรับค่าใหม่เมื่อเวลาผ่านไป 9 หน่วยเวลา

```
//behavioral model to demonstrate intra-statement delay
module intra_delay_bh(x1, x2, x3, x4, z1, z2, z3);
input x1, x2, x3, x4;
output reg z1, z2, z3;

always @(x1 or x2 or x3 or x4)
begin

z1 = #2 (x1 & ~x2) ^ (~x3 & x4);
 z2 = #3 (x1 >= x2) ? x3 : x4;
 z3 = #4 ~^{x1,x2,x3,x4};
end
endmodule
```

รูปที่ 6.18 ตัวอย่างการใช้ดีเลย์ในคำสั่งสำหรับการโมเดลเชิงพฤติกรรม

```
//test bench for intra-statement delay
                                                                                                                                                                                                                             //apply input vectors and display variables
module intra delay bh tb v;
reg x1, x2, x3, x4;
                                                                                                                                                                                                                            begin: apply_stimulus
wire z1, z2, z3;
                                                                                                                                                                                                                                      reg [4:0] invect;
                                                                                                                                                                                                                                      for (invect=0; invect<16; invect=invect+1)</pre>
// Instantiate the Unit Under Test (UUT)
intra_delay_bh uut (.x1(x1), .x2(x2),
                                                                                                                                                                                                                                                      {x1,x2,x3,x4} = invect[4:0];
                                  .x3(x3), .x4(x4),
                                                                                                                                                                                                                                                           #10 \frac{10}{5} $\frac{1}{5}$ 
                                    .z1(z1), .z2(z2), .z3(z3));
                                                                                                                                                                                                                            z3=%b", {x1,x2,x3,x4}, z1, z2, z3);
                                                                                                                                                                                                                                              end
                                                                                                                                                                                                                            end
                                                                                                                                                                                                                              endmodule
```

รูปที่ 6.19 Test bench สำหรับโมดูลของรูปที่ 6.18

```
x1x2x3x4 = 0000, z1=0, z2=0, z3=1
                                                 x1x2x3x4 = 1000, z1=1, z2=0, z3=0
x1x2x3x4 = 0001, z1=1, z2=0, z3=0
                                                 x1x2x3x4 = 1001, z1=0, z2=0, z3=1
x1x2x3x4 = 0010, z1=0, z2=1, z3=0
                                                 x1x2x3x4 = 1010, z1=1, z2=1, z3=1
x1x2x3x4 = 0011, z1=0, z2=1, z3=1
                                                 x1x2x3x4 = 1011, z1=1, z2=1, z3=0
x1x2x3x4 = 0100, z1=0, z2=0, z3=0
                                                 x1x2x3x4 = 1100, z1=0, z2=0, z3=1
x1x2x3x4 = 0101, z1=1, z2=1, z3=1
                                                 x1x2x3x4 = 1101, z1=1, z2=0, z3=0
x1x2x3x4 = 0110, z1=0, z2=0, z3=1
                                                 x1x2x3x4 = 1110, z1=0, z2=1, z3=0
                                                 x1x2x3x4 = 1111, z1=0, z2=1, z3=1
x1x2x3x4 = 0111, z1=0, z2=1, z3=0
```

รูปที่ 6.20 ผลลัพธ์ของ test bench รูปที่ 6.19



รูปที่ 6.21 รูปคลื่นของ test bench รูปที่ 6.19

### 6.2.2 ดีเลย์ระหว่างคำสั่ง

เช่น

ดีเลย์ระหว่างคำสั่ง (inter-statement delay) เป็นดีเลย์ที่เกิดขึ้นก่อนที่คำสั่งจะถูกดำเนินการ ตัวอย่าง z1 = (x1 & x2) | x3;

 $#5 z2 = x4 ^ x5;$ 

ดีเลย์ที่ถูกกำหนดให้กับคำสั่งที่สองมีความหมายว่า เมื่อคำสั่งแรกถูกดำเนินการเสร็จแล้ว ให้รอ 5 หน่วยเวลา ก่อนเริ่มดำเนินการคำสั่งที่สอง ถ้าไม่มีการกำหนดดีเลย์ในการกำหนดค่าเชิงกระบวนคำสั่ง ถือว่าดีเลย์เป็นศูนย์

**ตัวอย่างที่ 6.7** แสดงตัวอย่างการใช้ดีเลย์ระหว่างคำสั่งสำหรับการโมเดลเชิงพฤติกรรมของวงจรที่มีเอาท์พุท z1 และ z2 ดังรูปที่ 6.22 พร้อมด้วยtest bench ผลการจำลองการทำงาน และผลรูปคลื่นในรูปที่ 6.23 6.24 และ 6.25 ตามลำดับ ผลลัพธ์ของวงจรจะไม่ปรากฏจนกระทั่งถึงเวลาที่ถูกกำหนด เมื่อคำสั่งสำหรับ z1 ถูกดำเนินการ เสร็จแล้ว จะมีดีเลย์ 5 หน่วยเวลาเกิดขึ้นก่อนที่ คำสั่งสำหรับ z2 ถูกดำเนินการ

```
//behavioral module to illustrate inter-statement delay module inter_delay_bh(x1, x2, x3, z1, z2); begin  
input x1, x2, x3; output reg z1, z2;  #5 z2 = ~^{\{x1,x2,x3\};} end endmodule
```

รูปที่ 6.22 ตัวอย่างการใช้ดีเลย์ระหว่างคำสั่งสำหรับการโมเดลเชิงพฤติกรรม

```
//test bench for inter-statement delay
                                            //apply input vectors and display variables
                                            initial
module inter_delay_bh_tb_v;
     x1, x2, x3;
                                            begin: apply_stimulus
wire z1, z2;
                                               reg [3:0] invect;
                                               for (invect=0; invect<8; invect=invect+1)</pre>
// Instantiate the Unit Under Test (UUT)
inter_delay_bh uut (.x1(x1), .x2(x2),
                                                       \{x1, x2, x3\} = invect [3:0];
                                                       #10 $display ("x1 x2 x3 = \%b, z1 = \%b, z2)
          .x3(x3), .z1(z1), .z2(z2));
                                            = %b", {x1, x2, x3}, z1, z2);
                                                   end
                                            end
                                            endmodule
```

รูปที่ 6.23 Test bench สำหรับโมดูลของรูปที่ 6.22

```
x1 x2 x3 = 000, z1 = 0, z2 = 1

x1 x2 x3 = 001, z1 = 0, z2 = 0

x1 x2 x3 = 010, z1 = 0, z2 = 0

x1 x2 x3 = 011, z1 = 0, z2 = 1

x1 x2 x3 = 100, z1 = 0, z2 = 0

x1 x2 x3 = 101, z1 = 0, z2 = 1

x1 x2 x3 = 110, z1 = 0, z2 = 1

x1 x2 x3 = 111, z1 = 1, z2 = 0
```

รูปที่ 6.24 ผลลัพธ์ของ test bench รูปที่ 6.23



รูปที่ 6.25 รูปคลื่นของ test bench รูปที่ 6.23

# 6.2.3 การกำหนดค่าแบบ blocking

การกำหนดค่าเชิงกระบวนคำสั่งที่เป็นแบบ blocking จะทำงานลงมาทีละบรรทัดหรือ เป็นลำดับ ก่อนหลังนั่นเอง โดยใช้สัญลักษณ์ "=" เป็นตัวกำหนดค่าให้กับตัวแปรเป้าหมายทางด้านขวา คำสั่งที่มาหลัง จะถูกบล็อกไว้จนกระทั่งคำสั่งที่มาก่อนถูกดำเนินการเสร็จ

**ตัวอย่างที่ 6.8** แสดงตัวอย่างการกำหนดค่าแบบ blocking โดยใช้ดีเลย์ในคำสั่งเพื่อช่วยให้เข้าใจง่ายขึ้น โมเดล เชิงพฤติกรรมของวงจรที่มีเอาท์พุท z1 z2 และ z3 แสดงดังรูปที่ 6.26 พร้อมด้วยtest bench และผลรูปคลื่นใน รูปที่ 6.27 และ 6.28 ตามลำดับ ผลลัพธ์ของวงจรจะไม่ปรากฏจนกระทั่งถึงเวลาที่ถูกกำหนด คำสั่งสำหรับ z1 z2 และ z3 จะถูกดำเนินการตามลำดับโดยห่างกัน 1 หน่วยเวลาดังผลรูปคลื่น

รูปที่ 6.26 ตัวอย่างการกำหนดค่าแบบ blocking ซึ่งมีดีเลย์ในคำสั่ง

```
//test bench for blocking intra-statement delay
                                                   //apply input vectors and display variables
module blocking1_bh_tb_v;
                                                   begin: apply_stimulus
reg x1, x2, x3;
wire z1, z2, z3;
                                                      reg [3:0] invect;
                                                      for (invect=0; invect<8; invect=invect+1)</pre>
// Instantiate the Unit Under Test (UUT)
                                                          begin
blocking1_bh uut (.x1(x1), .x2(x2), .x3(x3),
                                                             \{x1, x2, x3\} = invect [3:0];
                                                             #10 $display ("x1 x2 x3 = %b, z1 = %b,
               .z1(z1), .z2(z2), .z3(z3)
          );
                                                   z2 = \%b, z3 = \%b", {x1, x2, x3}, z1, z2, z3);
                                                          end
                                                   end
                                                   endmodule
```

รูปที่ 6.27 Test bench สำหรับโมดูลของรูปที่ 6.26



รูปที่ 6.28 รูปคลื่นของ test bench รูปที่ 6.27

#### 6.2.4 การกำหนดค่าแบบ non-blocking

การกำหนดค่าเชิงกระบวนคำสั่งที่เป็น non-blocking จะทำงานพร้อมกันทุกบรรทัดหรือ เป็นแบบแข่ง ขนานนั่นเอง โดยใช้สัญลักษณ์ "<=" เป็นตัวกำหนดค่าให้กับตัวแปรเป้าหมายทางด้านขวา คำสั่งที่มาหลังจะ ไม่ถูกบล็อกไว้จนกระทั่งคำสั่งที่มาก่อนถูกดำเนินการเสร็จ แต่ทุกคำสั่งจะถูกดำเนินการไปพร้อม ๆกัน

ตัวอย่างที่ 6.9 ออกแบบวงจร 4-bit parallel-in serial-out shift register โดยใช้การกำหนดค่าเชิงกระบวนคำสั่ง ที่เป็น non-blocking ดังโมดูลเชิงพฤติกรรมในรูปที่ 6.29 การดำเนินการโหลดและเลื่อนข้อมูลถูกควบคุมด้วย สัญญาณ load เมื่อสัญญาณ load เป็นลอจิก 1 ข้อมูลจะถูกโหลดจากบัสอินพุท x[1:4] มาเก็บที่รีจิสเตอร์ภายใน y[1:4] และเมื่อสัญญาณ load เป็นลอจิก 0 ข้อมูลจะถูกเลื่อนไปทางขวา 1 บิต และบิตซ้ายสุดจะถูกแทนด้วย

ศูนย์ เอาท์พุทอนุกรมของวงจร z1 ก็คือเอาท์พุทของ y[4] โมดูล test bench ผลการจำลองการทำงาน และผล รูปคลื่นในรูปที่ 6.30 6.31 และ 6.32 ตามลำดับ

รูปที่ 6.29 โมดูลเชิงพฤติกรรมของวงจร 4-bit parallel-in serial-out shift register โดยใช้คำสั่งที่เป็น non-blocking

```
//apply input vectors
//test bench for piso shift register
module piso bh tb v;
                                                           initial
reg clk, load;
                                                           begin
                                                           #0
                                                                     load = 1'b0;
                                                                                          x = 4'b0000;
reg [1:4] x;
wire z1;
                                                           #5
                                                                     load = 1'b1;
                                                                                          x = 4'b0101;
// Instantiate the Unit Under Test (UUT)
                                                           #10
                                                                     load = 1'b0;
piso_bh uut (.clk(clk), .load(load), .x(x), .z1(z1));
                                                           #30
                                                                     load = 1'b1;
                                                                                          x = 4'b1100;
initial
          //define clock
                                                           #20
                                                                     load = 1'b0;
begin
                                                           #10
                                                                     load = 1'b1;
                                                                                          x = 4'b1111;
          clk = 1'b0:
                                                           #10
                                                                     load = 1'b0;
                                                           #20
                                                                                          x = 4'b1111;
          forever
                                                                     load = 1'b1;
          #10 clk = ~clk;
                                                           #10
                                                                     load = 1'b0;
end
                                                           #30
                                                                     $stop;
initial
                                                           end
$monitor ("load = %b, x = %b, z1 = %b", load, x, z1);
                                                           endmodule
```

รูปที่ 6.30 Test bench สำหรับโมดูลของรูปที่ 6.29

```
      load = 0, x = 0000, z1 = x
      load = 0, x = 1100, z1 = 0

      load = 1, x = 0101, z1 = x
      load = 1, x = 1111, z1 = 0

      load = 0, x = 0101, z1 = 1
      load = 0, x = 1111, z1 = 0

      load = 0, x = 0101, z1 = 1
      load = 0, x = 1111, z1 = 1

      load = 0, x = 1111, z1 = 1
      load = 1, x = 1111, z1 = 1

      load = 0, x = 1111, z1 = 1
      load = 0, x = 1111, z1 = 1
```

รูปที่ 6.31 ผลลัพธ์ของ test bench รูปที่ 6.30



รูปที่ 6.32 รูปคลื่นของ test bench รูปที่ 6.30

### 6.2.5 Blocking/Non-blocking กับการสังเคราะห์วงจร

ตัวอย่างต่อไปนี้แสดงให้เห็นถึงความแตกต่างของวงจรที่สังเคราะห์ได้จากการกำหนดค่าค่าเชิง กระบวนคำสั่งที่เป็นแบบ blocking และ non-blocking

ตัวอย่างที่ 6.10 ออกแบบวงจร Flip-flop based digital delay line โมเดลเชิงพฤติกรรมของการกำหนดค่าค่า เชิงกระบวนคำสั่งที่เป็นแบบ blocking และ non-blocking แสดงดังรูปที่ 6.33 วงจรที่สังเคราะห์ได้และผลการ จำลองการทำงานแสดงดังรูปที่ 6.34-6.37 สามารถแสดงให้เห็นความแตกต่างระหว่าง blocking และ non-blocking วงจรที่สังเคราะห์ได้จากคำสั่ง non-blocking เป็นวงจร shift register ซึ่งสามารถทำงานเป็น Flip-flop based digital delay line ได้ 3 สเตจ ที่ทุกๆขอบขาขึ้นของสัญญาณนาฬิกา clk สัญญาณ q1 q2 และ z1 จะรับค่าเดิมของ in q1 และ q2 ตามลำดับมาเก็บพร้อมๆกัน ในขณะที่วงจรที่สังเคราะห์ได้จากคำสั่ง blocking เป็นวงจรรีจิสเตอร์ D flip-flop เพียงสเตจเดียว สัญญาณ q1 และ q2 จะถูกลบออกไปในขั้นตอนการ สังเคราะห์วงจร

| non-blocking                     | blocking                      |
|----------------------------------|-------------------------------|
| module nonblocking(x1, clk, z1); | module blocking(x1, clk, z1); |
| input x1, clk;                   | input x1, clk;                |
| output z1;                       | output z1;                    |
| reg q1, q2, z1;                  | <b>reg</b> q1, q2, z1;        |
| always @(posedge clk)            | always @(posedge clk)         |
| begin                            | begin                         |
| q1 <= x1;                        | q1 = x1;                      |
| q2 <= q1;                        | q2 = q1;                      |
| z1 <= q2;                        | z1 = q2;                      |
| end                              | end                           |
| endmodule                        | endmodule                     |

รูปที่ 6.33 โมดูล Verilog ของ non-blocking และ blocking สำหรับ ตัวอย่างที่ 6.10



รูปที่ 6.34 วงจรที่สังเคราะห์ได้จาก non-blocking สำหรับ ตัวอย่างที่ 6.10



รูปที่ 6.35 วงจรที่สังเคราะห์ได้จาก blocking สำหรับ ตัวอย่างที่ 6.10



รูปที่ 6.36 ผลการจำลองการทำงานของ non-blocking สำหรับ ตัวอย่างที่ 6.10



รูปที่ 6.37 ผลการจำลองการทำงานของ blocking สำหรับ ตัวอย่างที่ 6.10

# 1.22 คำสั่งแบบเงื่อนไข

คำสั่งเงื่อนไข (conditional statement) ทำการสลับการไหลของสายงานภายใต้เงื่อนไขโดยมีค่าบูลลีน ของนิพจน์เป็นตัวกำหนดทางเลือก เงื่อนไขที่เป็นจริงมีค่าเท่ากับลอจิก 1 เงื่อนไขที่เป็นเท็จมีค่าเท่ากับลอจิก 0 x หรือ z มีการใช้คำหลัก if และ else สำหรับเขียนคำสั่งเงื่อนไขได้ 3 แบบดังนี้

```
if (expression) statement1; // ถ้านิพจน์ expression เป็นจริง statement1 จะถูกดำเนินการ
if (expression) statement1; // ถ้านิพจน์ expression เป็นจริง statement1 จะถูกดำเนินการ
else statement2; // ไม่เช่นนั้น (เป็นเท็จ) statement2 จะถูกดำเนินการ
if (expression1) statement1; //ถ้านิพจน์ expression1 เป็นจริง statement1 จะถูกดำเนินการ
else if (expression2) statement2; //ไม่เช่นนั้นถ้า expression2 เป็นจริง statement2
... //จะถูกดำเนินการ ...เงื่อนไขซ้อนๆกัน
else default statement; //ไม่เช่นนั้น statement จะถูกดำเนินการ
```

**ตัวอย่างที่ 6.11** ออกแบบวงจร SOP (sum-of-products) สำหรับเกท AND และ OR ดังโมดูลเชิงพฤติกรรมใน รูปที่ 6.38 เอาท์พุท z1 เป็น 1 เมื่อ x1x2=11 หรือ x3x4=11 รูปที่ 6.39 แสดง test bench ของวงจรดังกล่าว พร้อมด้วยผลการจำลองการทำงานดังรูปที่ 6.40 และ 6.41

```
//sum-of-products equation using if-else
module sop_if_else(x1, x2, x3, x4, z1);
input x1, x2, x3, x4;
output reg z1;

always @ (x1 or x2 or x3 or x4)
begin

if ((x1 && x2) || (x3 && x4))

z1 = #2 1;
else z1 = #2 0;
end
endmodule
```

ูรูปที่ 6.38 โมดูลเชิงพฤติกรรมของวงจรตัวอย่างที่ 6.11

```
//test bench for sop if else
                                                       //apply input vectors and display variables
                                                       initial
module sop_if_else_tb_v;
      x1, x2, x3, x4;
                                                       begin: apply_stimulus
wire z1;
                                                          reg [4:0] invect;
                                                         for (invect=0; invect<16; invect=invect+1)</pre>
// Instantiate the Unit Under Test (UUT)
                                                            begin
           sop_if_else uut (.x1(x1), .x2(x2),
                                                                  \{x1, x2, x3, x4\} = invect [4:0];
                     .x3(x3), .x4(x4), .z1(z1));
                                                                  #10 $display ("x1 x2 x3 x4 = %b, z1
                                                       = \%b'', \{x1, x2, x3, x4\}, z1);
                                                            end
                                                       end
                                                       endmodule
```

รูปที่ 6.39 Test bench สำหรับโมดูลของรูปที่ 6.38

```
x1 \ x2 \ x3 \ x4 = 1011, \ z1 = 1
x1 x2 x3 x4 = 0000, z1 = 0
                                      x1 x2 x3 x4 = 0110, z1 = 0
x1 x2 x3 x4 = 0001, z1 = 0
                                     x1 x2 x3 x4 = 0111, z1 = 1
                                                                           x1 \ x2 \ x3 \ x4 = 1100, \ z1 = 1
x1 x2 x3 x4 = 0010, z1 = 0
                                      x1 \ x2 \ x3 \ x4 = 1000, \ z1 = 0
                                                                           x1 \ x2 \ x3 \ x4 = 1101, \ z1 = 1
                                     x1 x2 x3 x4 = 1001, z1 = 0
x1 \ x2 \ x3 \ x4 = 0011, \ z1 = 1
                                                                           x1 \ x2 \ x3 \ x4 = 1110, \ z1 = 1
                                     x1 x2 x3 x4 = 1010, z1 = 0
                                                                           x1 x2 x3 x4 = 1111, z1 = 1
x1 x2 x3 x4 = 0100, z1 = 0
x1 x2 x3 x4 = 0101, z1 = 0
```

รูปที่ 6.40 ผลลัพธ์ของ test bench รูปที่ 6.39



รูปที่ 6.41 รูปคลื่นของ test bench รูปที่ 6.39

**ตัวอย่างที่ 6.12** ออกแบบวงจร modulo-16 ด้วยโมเดลเชิงพฤติกรรมดังรูปที่ 6.42 ลำดับของการนับถูกกำหนด โดยตัวดำเนินการ modulus ได้เป็นลำดับ 0000, 0001, 0010, 0011, ..., 1111, 0000 รูปที่ 6.43 แสดง test bench ของวงจร พร้อมด้วยผลการจำลองการทำงานดังรูปที่ 6.44 และ 6.45

รูปที่ 6.42 โมดูลเชิงพฤติกรรมของวงจร 4-bit parallel-in serial-out shift register โดยใช้คำสั่งที่เป็น non-blocking

```
//test bench for modulo-16 counter
                                                      //define clock
module mod_16_tb_v;
                                                      initial
       clk, rst_n;
                                                      beain
wire
        [3:0] count;
                                                          #0
                                                                clk = 1'b0;
                                                          forever
// Instantiate the Unit Under Test (UUT)
                                                          #10 clk = ~clk;
mod_16 uut (.clk(clk), .rst_n(rst_n), .count(count));
//display count
                                                      //define length of simulation
initial
                                                      initial
$monitor ("count = %b", count);
                                                      begin
                                                                #330 $stop;
//define reset
                                                      end
initial
                                                      endmodule
begin
                               //assert reset
          rst_n = 1'b0;
    #5
          rst_n = 1'b1;
                               //deassert reset
end
```

รูปที่ 6.43 Test bench สำหรับโมดูลของรูปที่ 6.42

| count = 0000 | count = 0110 | count = 1100 |
|--------------|--------------|--------------|
| count = 0001 | count = 0111 | count = 1101 |
| count = 0010 | count = 1000 | count = 1110 |
| count = 0011 | count = 1001 | count = 1111 |
| count = 0100 | count = 1010 | count = 0000 |
| count = 0101 | count = 1011 |              |

รูปที่ 6.44 ผลลัพธ์ของ test bench รูปที่ 6.43



รูปที่ 6.45 รูปคลื่นของ test bench รูปที่ 6.43

**ตัวอย่างที่ 6.13** ออกแบบวงจร D flip-flop ซึ่งมีพอร์ทตามรูปที่ 6.46 โดยใช้โมเดลเชิงพฤติกรรมและคำสั่ง เงื่อนไขได้ดังรูปที่ 6.47 พร้อมด้วย test bench ของวงจร และผลการจำลองการทำงานดังรูปที่ 6.48 6.49 และ 6.50 ตามลำดับ



รูปที่ 6.46 บล็อกไดอะแกรมของ D flip-flop สำหรับตัวอย่างที่ 6.13

```
// behavioral D flip-flop
                                                    always @(negedge rst n or posedge clk)
module d_ff_bh(rst_n, clk, d, q, q_n);
                                                   begin
                                                             if (rst_n == 0)
input
          rst_n, clk, d;
output
                                                                       q <= 1'b0;
         q, q_n;
                                                              else
reg
     q;
                                                                       q \le d;
                                                    end
assign q_n = q;
                                                   endmodule
```

รูปที่ 6.47 โมดูลเชิงพฤติกรรมของวงจร D flip-flop สำหรับตัวอย่างที่ 6.13

```
//test bench for d ff bh
                                                     initial
module d_ff_bh_tb_v;
                                                     begin
reg rst_n, clk, d;
wire q, q_n;
                                                               #0
                                                                          rst n = 1'b0; d = 1'b0;
                                                               #5
                                                                          rst_n = 1'b1;
// Instantiate the Unit Under Test (UUT)
d_ff_bh uut (.rst_n(rst_n), .clk(clk),
                                                               #10
                                                                          d = 1'b1;
                                                               #10
                    .d(d), .q(q), .q_n(q_n));
                                                                          d = 1'b1;
                                                               #10
                                                                          d = 1'b0;
initial
                                                               #10
                                                                          d = 1'b1;
$monitor ("rst_n=%b, clk=%b, d=%b, q=%b,
                                                               #10
                                                                          d = 1'b0;
q_n=%b", rst_n, clk, d, q, q_n);
                                                                #10
                                                                          d = 1'b0;
                                                                #10
                                                                          d = 1'b0;
//define clock
                                                               #10
                                                                          $stop;
initial
                                                     end
begin
                                                     endmodule
          #0
                     clk = 1'b0;
          forever
          #10
                    clk = ~clk;
end
```

รูปที่ 6.48 Test bench สำหรับโมดูลของรูปที่ 6.47

```
    rst_n=0, clk=0, d=0, q=0, q_n=1
    rst_n=1, clk=1, d=1, q=1, q_n=0
    rst_n=1, clk=1, d=0, q=1, q_n=0
    rst_n=1, clk=1, d=0, q=1, q_n=0
    rst_n=1, clk=1, d=0, q=1, q_n=0
    rst_n=1, clk=0, d=0, q=0, q_n=1
    rst_n=1, clk=1, d=0, q=0, q_n=1
    rst_n=1, clk=0, d=0, q=0, q_n=1
    rst_n=1, clk=1, d=0, q=0, q=0, q_n=1
    <td
```

รูปที่ 6.49 ผลลัพธ์ของ test bench รูปที่ 6.48



รูปที่ 6.50 รูปคลื่นของ test bench รูปที่ 6.48

**ตัวอย่างที่ 6.14** ออกแบบวงจร JK flip-flop ซึ่งมีพอร์ทตามรูปที่ 6.51 โดยใช้โมเดลเชิงพฤติกรรมและคำสั่ง เงื่อนไขได้ดังรูปที่ 6.52 พร้อมด้วย test bench ของวงจร และผลการจำลองการทำงานดังรูปที่ 6.53 6.54 และ 6.55 ตามลำดับ



รูปที่ 6.51 บล็อกไดอะแกรมของ JK flip-flop สำหรับตัวอย่างที่ 6.14

```
//behavioral JK flip-flop
                                                              else if (j==1'b0 && k==1'b0)
module jkff_bh(clk, j, k, set_n, rst_n, q, q_n);
                                                                begin
                                                                         q \le q;
          clk, j, k, set_n, rst_n;
                                                                         q n \le q n;
output reg
                                                                end
            q, q_n;
                                                              else if (j==1'b0 && k==1'b1)
initial
        q = 1'b0;
                                                                begin
                                                                       q \le 1'b0;
always @(posedge clk or negedge rst_n or
                                                                       q_n <= 1'b1;
negedge set_n)
                                                                end
begin
                                                              else if (j==1'b1 && k==1'b0)
          if (~rst_n)
                                                                begin
             begin
                                                                       q \le 1'b1;
                    q <= 1'b0;
                                                                        q_n <= 1'b0;
                    q_n <= 1'b1;
                                                              else if (j==1'b1 && k==1'b1)
             end
          else if (~set_n)
                                                                begin
            begin
                                                                       q \le q_n;
                    q <= 1'b1;
                                                                        q_n <= q;
                    q_n <= 1'b0;
                                                               end
                                                    end
            end
                                                   endmodule
```

รูปที่ 6.52 โมดูลเชิงพฤติกรรมของวงจร JK flip-flop สำหรับตัวอย่างที่ 6.14

```
j = 1'b0; k = 1'b0; clk = 1'b0;
// test bench for JK flip-flop
module jkff_bh_tb_v;
                                                                 #3 rst_n = 1'b1;
reg clk, j, k, set_n, rst_n;
                                                                 forever #5 clk = ~clk;
wire q, q_n;
                                                      end
jkff_bh uut (.clk(clk), .j(j), .k(k), .set_n(set_n),
                                                      initial begin
     .rst_n(rst_n), .q(q), .q_n(q_n));
                                                      #10
                                                                j = 1'b1; k = 1'b0;
                                                                                      //set
//display outputs at simulation time
                                                      #10
                                                                 j = 1'b1; k = 1'b1;
                                                                                      //toggle reset
                                                      #10
                                                                 j = 1'b1; k = 1'b1;
                                                                                      //togle set
$monitor ($time, " q = %b, q_n = %b", q, q_n);
                                                      #10
                                                                 j = 1'b0; k = 1'b0;
                                                                                      //no change (set)
                                                      #10
                                                                 j = 1'b0; k = 1'b1;
                                                                                     //reset
initial
                                                      #10
                                                                 $stop;
begin
                                                      end
          set_n = 1'b1; rst_n = 1'b0;
                                                      endmodule
```

รูปที่ 6.53 Test bench สำหรับโมดูลของรูปที่ 6.52

| 0  | q = 0, q_n = 1 |
|----|----------------|
| 18 | q = 1, q_n = 0 |
| 28 | q = 0, q_n = 1 |
| 38 | q = 1, q_n = 0 |
| 58 | q = 0, q_n = 1 |

รูปที่ 6.54 ผลลัพธ์ของ test bench รูปที่ 6.53



รูปที่ 6.55 รูปคลื่นของ test bench รูปที่ 6.53

# 1.23 คำสั่ง case

คำสั่ง case เป็นคำสั่งเงื่อนไขแบบหลายทาง มีความเหมาะสมสำหรับการใช้แทนคำสั่ง if...else if ที่ ซ้อนกันหลายๆชั้น ไวยากรณ์การใช้งานเป็นดังนี้

#### case (expression)

case\_item1 : procedural\_statement1;
case\_item2 : procedural\_statement2;
case\_item3 : procedural\_statement3;
...
case\_itemn : procedural\_statementn;

default : default\_statement;

#### endcase

นิพจน์ (expression) ในวงเล็บถูกเปรียบเทียบกับทางเลือก (case item) แบบบิตต่อบิต ในแต่ละรอบของการ ทำงานมีเพียงทางเลือกเดียวที่เท่ากับทุกบิตในนิพจน์เท่านั้นที่จะถูกดำเนินการ ในกรณีไม่มีทางเลือกใดตรงกับ นิพจน์เลย ทางเลือกโดยปริยาย (default) จะถูกดำเนินการ

**ตัวอย่างที่ 6.15** ออกแบบวงจร 4-bit Gray code counter โดยใช้โมเดลเชิงพฤติกรรมและคำสั่ง **case** ได้ดังรูป ที่ 6.56 พร้อมด้วย test bench ของวงจร และผลการจำลองการทำงานดังรูปที่ 6.57 6.58 และ 6.59 ตามลำดับ

```
//behavioral 4-bit Gray code counter
                                                   //determine next count
module gray4_case(clk, rst_n, count);
                                                   always @(count)
input clk, rst_n;
                                                   begin
output reg [3:0] count;
                                                      case (count)
                                                             4'b0000 : next count = 4'b0001:
reg [3:0] next count; //internal register
                                                             4'b0001 : next count = 4'b0011;
                                                             4'b0011 : next count = 4'b0010;
//set next count
                                                             4'b0010 : next count = 4'b0110;
always @ (posedge clk or negedge rst_n)
                                                             4'b0110 : next count = 4'b0111;
                                                             4'b0111 : next_count = 4'b0101;
begin
          if (~rst_n)
                                                             4'b0101 : next_count = 4'b0100;
                    count
                              <= 4'b0000;
                                                             4'b0100 : next count = 4'b1100;
          else
                                                             4'b1100 : next_count = 4'b1101;
                    count <= next_count;
                                                             4'b1101 : next_count = 4'b1111;
end
                                                             4'b1111 : next count = 4'b1110;
                                                             4'b1110 : next_count = 4'b1010;
                                                             4'b1010 : next_count = 4'b1011;
                                                             4'b1011 : next_count = 4'b1001;
                                                             4'b1001 : next_count = 4'b1000;
                                                             4'b1000 : next_count = 4'b0000;
                                                             default : next_count = 4'b0000;
                                                      endcase
                                                   end
                                                   endmodule
```

รูปที่ 6.56 โมดูลเชิงพฤติกรรมของวงจร 4-bit Gray code counter

```
//test bench for 4-bit Gray code counter using case
                                                           //define clock
module gray4 case tb v;
                                                           initial
reg clk, rst_n;
                                                           begin
wire [3:0] count;
                                                                     #0
                                                                                clk = 1'b0;
// Instantiate the Unit Under Test (UUT)
                                                                     forever
gray4_case uut (.clk(clk), .rst_n(rst_n), .count(count));
                                                                                #10 clk = ~clk;
                                                           end
initial
$monitor ("count = %b", count);
                                                           //define length of simulation
//define reset
                                                           initial
initial
                                                           begin
begin
                                                                     #330 $stop;
          #0
                     rst_n = 1'b0;
                                                           end
                     rst_n = 1'b1;
          #5
                                                           endmodule
end
```

รูปที่ 6.57 Test bench สำหรับโมดูลของรูปที่ 6.56

| count = 0000 | count = 0101 | count = 1010 |
|--------------|--------------|--------------|
| count = 0001 | count = 0100 | count = 1011 |
| count = 0011 | count = 1100 | count = 1001 |
| count = 0010 | count = 1101 | count = 1000 |
| count = 0110 | count = 1111 | count = 0000 |
| count = 0111 | count = 1110 |              |

รูปที่ 6.58 ผลลัพธ์ของ test bench รูปที่ 6.57



รูปที่ 6.59 รูปคลื่นของ test bench รูปที่ 6.57

**ตัวอย่างที่ 6.16** ออกแบบวงจร 4-bit even-odd counter โดยใช้โมเดลเชิงพฤติกรรมและคำสั่ง **case** ได้ดังรูปที่ 6.60 พร้อมด้วย test bench ของวงจร และผลการจำลองการทำงานดังรูปที่ 6.61 6.62 และ 6.63 ตามลำดับ

```
//determine next count
//behavioral even-odd counter
module even_odd_case(clk, rst_n, count);
                                                   always @ (count)
input clk, rst_n;
                                                   begin
output reg [3:0] count;
                                                        case (count)
reg [3:0] next_count; //internal register
                                                             4'b0000 : next count = 4'b0010;
                                                             4'b0010 : next_count = 4'b0100;
                                                             4'b0100 : next_count = 4'b0110;
//set next count
always @ (posedge clk or negedge rst_n)
                                                             4'b0110 : next count = 4'b1000;
begin
                                                             4'b1000 : next_count = 4'b1010;
          if (~rst_n)
                                                             4'b1010 : next_count = 4'b1100;
                             <= 4'b0000;
                                                             4'b1100 : next_count = 4'b1110;
                    count
          else
                                                             4'b1110 : next_count = 4'b0001;
                    count <= next_count;
                                                             4'b0001 : next_count = 4'b0011;
end
                                                             4'b0011 : next_count = 4'b0101;
                                                             4'b0101 : next count = 4'b0111;
                                                             4'b0111 : next count = 4'b1001;
                                                             4'b1001 : next_count = 4'b1011;
                                                             4'b1011 : next_count = 4'b1101;
                                                             4'b1101 : next_count = 4'b1111;
                                                             4'b1111 : next_count = 4'b0000;
                                                             default : next_count = 4'b0000;
                                                              endcase
                                                   end
                                                   endmodule
```

รูปที่ 6.60 โมดูลเชิงพฤติกรรมของวงจร 4-bit even-odd counter

```
//define clock
// test bench for even-odd counter
module even odd case tb v;
                                                                initial
reg clk, rst_n;
                                                                begin
                                                                          #0
wire [3:0] count;
                                                                                     clk = 1'b0;
// Instantiate the Unit Under Test (UUT)
                                                                          forever
even_odd_case uut (.clk(clk), .rst_n(rst_n), .count(count));
                                                                                     #10 clk = ~clk;
                                                                end
initial
$monitor ("count = %b", count);
                                                                //define length of simulation
                                                                initial
Initial
           //define reset
                                                                begin
begin
                                                                          #330 $stop;
          #0
                     rst n = 1'b0;
                                                                end
          #5
                     rst_n = 1'b1;
                                                                endmodule
end
```

รูปที่ 6.61 Test bench สำหรับโมดูลของรูปที่ 6.60

| count = 0000 | count = 1010 | count = 0011 | count = 1011 |
|--------------|--------------|--------------|--------------|
| count = 0010 | count = 1100 | count = 0101 | count = 1101 |
| count = 0100 | count = 1110 | count = 0111 | count = 1111 |
| count = 0110 | count = 0001 | count = 1001 | count = 0000 |
| count = 1000 |              |              |              |

รูปที่ 6.62 ผลลัพธ์ของ test bench รูปที่ 6.61



รูปที่ 6.63 รูปคลื่นของ test bench รูปที่ 6.61

**ตัวอย่างที่ 6.17** ออกแบบวงจร 4-function ALU โดยใช้โมเดลเชิงพฤติกรรมและคำสั่ง **case** ได้ดังรูปที่ 6.64 พร้อมด้วย test bench ของวงจร และผลการจำลองการทำงานดังรูปที่ 6.65 6.66 และ 6.67 ตามลำดับ

```
//behavioral 4-bit ALU
                                                   //perform operations
module alu4_bh(a, b, opcode, z);
                                                   always @ (a or b or opcode)
       [3:0] a, b;
                                                   begin
input [1:0] opcode;
                                                             case (opcode)
output reg [8:0] z;
                                                                       addop: z = a + b;
                                                                       subop: z = a - b;
//define operation codes
                                                                       mulop: z = a * b;
                                                                       div2op: z = a / 2;
parameter
             addop = 2'b00,
            subop = 2'b01,
                                                             endcase
            mulop = 2'b10,
                                                   end
            div2op = 2'b11;
                                                   endmodule
```

รูปที่ 6.64 โมดูลเชิงพฤติกรรมของวงจร 4-function ALU

```
//test bench for 4-bit ALU
                                                   //apply input vectors
module alu4 bh tb v;
                                                   initial
      [3:0] a, b;
                                                   begin
reg
                                                   // add operation
      [1:0] opcode;
reg
wire
       [8:0] z;
                                                   #0
                                                              a=4'b0010; b=4'b1101; opcode=2'b00;
                                                              a=4'b1111; b=4'b1111;opcode=2'b00;
                                                   #10
// Instantiate the Unit Under Test (UUT)
                                                   // subtract operation
alu4_bh uut (.a(a), .b(b),
                    .opcode(opcode), .z(z));
                                                   #10
                                                             a=4'b1000; b=4'b0111; opcode=2'b01;
                                                   #10
                                                             a=4'b0100; b=4'b1000; opcode=2'b01;
//display variables
initial
                                                   //multiply operation
$monitor
             ("a=%b.
                          b=%b.
                                     opcode=%b,
                                                   #10
                                                             a=4'b0100; b=4'b0111; opcode=2'b10;
result=%b", a, b, opcode, z);
                                                   #10
                                                             a=4'b1111; b=4'b1111; opcode=2'b10;
                                                   // divided by 2 operation
                                                   #10
                                                             a=4'b0100; opcode=2'b11;
                                                   #10
                                                             a=4'b0111; opcode=2'b11;
                                                   #10
                                                             a=4'b0001; opcode=2'b11;
                                                   end
                                                   endmodule
```

รูปที่ 6.65 Test bench สำหรับโมดูลของรูปที่ 6.64

```
a=0010, b=1101, opcode=00, result=000001111
a=1111, b=1111, opcode=00, result=000011110
a=1000, b=0111, opcode=01, result=000000001
a=0100, b=1000, opcode=01, result=1111111100
a=0100, b=0111, opcode=10, result=00011100
a=1111, b=1111, opcode=10, result=011100001
a=0100, b=1111, opcode=11, result=000000010
a=0111, b=1111, opcode=11, result=000000011
a=0001, b=1111, opcode=11, result=000000000
```

รูปที่ 6.66 ผลลัพธ์ของ test bench รูปที่ 6.65



รูปที่ 6.67 รูปคลื่นของ test bench รูปที่ 6.65

ตัวอย่างที่ 6.18 ออกแบบวงจร Moore finite state machine (FSM) ตามรูปแผนภาพสถานะ (state diagram) ดังรูปที่ 6.68 โดยหลักการของ Moore เอาท์พุทจะขึ้นกับสเตตแต่เพียงอย่างเดียว และสเตตถัดไป (next state) ขึ้นกับสเตตปัจจุบัน (present state) และอินพุท โมดูลเชิงพฤติกรรมสำหรับแผนภาพดังกล่าวถูกแสดงดังรูปที่ 6.69 สังเกตเห็นว่ามีการใช้บล็อก always สำหรับการคำนวณเอาท์พุทซึ่งมีเพียงสเตตเท่านั้นที่เป็นตัวกำหนด เอาท์พุท และมีการใช้บล็อก always แยกต่างหากสำหรับการคำนวณสเตตถัดไปซึ่งมีทั้งสเตตปัจจุบันและอินพุท เป็นตัวกำหนดสเตตถัดไป test bench ของวงจร และผลการจำลองการทำงานดังรูปที่ 6.70 6.71 และ 6.72 ตามลำดับ



รูปที่ 6.68 แผนภาพสถานะของ Moore finite state machine (FSM) สำหรับตัวอย่างที่ 6.18

```
//behavioral Moore FSM1
                                                     //determine outputs
module moore_fsm1(clk, rst_n, x1, y, z1, z2);
                                                     always @ (y)
input clk, rst_n, x1;
                                                     begin
                                                               if (y == state_d) z1 = 1'b1;
output reg [2:0] y;
output reg z1, z2;
                                                               else z1 = 1'b0;
                                                               if (y == state_e) z2 = 1'b1;
reg [2:0] next_state;
                                                               else z2 = 1'b0;
//assign state codes
                                                     end
parameter
                    state a = 3b001,
                    state b = 3'b101,
                                                     //determine next state
                    state_c = 3'b011,
                                                     always @ (y or x1)
                    state_d = 3'b000,
                                                     begin
                    state_e = 3'b111;
                                                               case (y)
//set next state
                                                               state_a : if (x1) next_state = state_c;
always @ (posedge clk)
                                                                         else next_state = state_b;
begin
                                                               state_b : if (x1) next_state = state_d;
                                                                         else next_state = state_e;
          if (~rst_n)
                    y <= state_a;
                                                               state_c : if (x1) next_state = state_e;
          else
                                                                         else next state = state d;
                    y <= next state;
                                                               state d: next state = state a;
end
                                                               state e : next state = state a;
                                                               default : next_state = state_a;
                                                               endcase
                                                     end
                                                     endmodule
```

รูปที่ 6.69 โมดูลเชิงพฤติกรรมของวงจร Moore finite state machine (FSM) สำหรับตัวอย่างที่ 6.18

```
//test bench for Moore FSM1
                                                                 x1 = 1'b0:
module moore_fsm1_tb_v;
                                                                 @ (posedge clk)
                                                                                     //go to state_a
reg clk, rst_n, x1;
wire [2:0] y;
                                                                x1 = 1'b1;
wire z1, z2;
                                                                 @ (posedge clk)
                                                                                     //go to state_c
// Instantiate the Unit Under Test (UUT)
                                                                x1 = 1'b1;
moore_fsm1 uut (.clk(clk), .rst_n(rst_n),
                                                                 @ (posedge clk) //go to state_e; assert z2
          .x1(x1), .y(y), .z1(z1), .z2(z2));
                                                                x1 = 1'b0;
initial
                                                                 @ (posedge clk)
                                                                                     //go to state_a
$monitor ("x1 = %b, state = %b, z1 = %b, z2
                                                                x1 = 1'b0:
= %b", x1, y, z1, z2);
                                                                @ (posedge clk)
                                                                                     //go to state_b
//define clock
initial
                                                                x1 = 1'b0;
begin
                                                                @ (posedge clk) //go to state_e; assert z2
          clk = 1'b0;
          forever
                                                                x1 = 1'b0;
                     #10 clk = ~clk;
                                                                @ (posedge clk)
                                                                                     //go to state_a
end
                                                                x1 = 1'b1;
                                                                @ (posedge clk)
//define input sequence
                                                                                     //go to state c
initial
begin
                                                                x1 = 1'b0;
          \#0 \text{ rst}_n = 1'b0;
                               //reset to state_a
                                                                 @ (posedge clk) //go to state_d; assert z1
          #15 rst_n = 1'b1;
                                                                x1 = 1'b0;
          x1 = 1'b0;
                                                                 @ (posedge clk)
                                                                                     //go to state_a
          @ (posedge clk)
                               //go to state_b
                                                                 #10
                                                                           $stop;
          x1 = 1'b1:
                                                      end
                                                      endmodule
          @ (posedge clk) //go to state_d; assert z1
```

รูปที่ 6.70 Test bench สำหรับโมดูลของรูปที่ 6.69

```
x1 = x, state = xxx, z1 = x, z2 = x

x1 = x, state = 001, z1 = 0, z2 = 0

x1 = 0, state = 001, z1 = 0, z2 = 0

x1 = 1, state = 101, z1 = 0, z2 = 0

x1 = 0, state = 000, z1 = 1, z2 = 0

x1 = 1, state = 001, z1 = 0, z2 = 0

x1 = 1, state = 011, z1 = 0, z2 = 0

x1 = 0, state = 111, z1 = 0, z2 = 1

x1 = 0, state = 001, z1 = 0, z2 = 0

x1 = 0, state = 101, z1 = 0, z2 = 0

x1 = 0, state = 111, z1 = 0, z2 = 1

x1 = 0, state = 001, z1 = 0, z2 = 0

x1 = 0, state = 011, z1 = 0, z2 = 0

x1 = 0, state = 011, z1 = 0, z2 = 0

x1 = 0, state = 001, z1 = 0, z2 = 0

x1 = 0, state = 001, z1 = 0, z2 = 0
```

รูปที่ 6.71 ผลลัพธ์ของ test bench รูปที่ 6.70



รูปที่ 6.72 รูปคลื่นของ test bench รูปที่ 6.70

ตัวอย่างที่ 6.19 ออกแบบวงจร Mealy finite state machine (FSM) ตามรูปแผนภาพสถานะ (state diagram) ดังรูปที่ 6.73 โดยหลักการของ Mealy ทั้งเอาท์พุทและสเตตถัดไป (next state)ขึ้นกับสเตตปัจจุบัน (present state) และอินพุท โมดูลเชิงพฤติกรรมสำหรับแผนภาพดังกล่าวถูกแสดงดังรูปที่ 6.74 สังเกตเห็นว่ามีการใช้ บล็อก always สำหรับการคำนวณเอาท์พุทซึ่งมีทั้งสเตตและอินพุทเป็นตัวกำหนดเอาท์พุท และมีการใช้บล็อก always แยกต่างหากสำหรับการคำนวณสเตตถัดไปซึ่งมีทั้งสเตตปัจจุบันและอินพุทเป็นตัวกำหนดสเตตถัดไป เช่นกัน test bench ของวงจร และผลการจำลองการทำงานดังรูปที่ 6.75 6.76 และ 6.77 ตามลำดับ



รูปที่ 6.73 แผนภาพสถานะของ Mealy finite state machine (FSM) สำหรับตัวอย่างที่ 6.19

```
//behavioral Mealy FSM
                                                    //determine outputs
module mealy fsm1(clk, rst n, x1, x2, y, z1);
                                                    always @ (x1)
input clk, rst_n, x1, x2;
                                                    begin
output reg z1, y;
                                                              if ((y == state_a) && (x1 == 1'b1))
reg next_state;
                                                                        z1 = 1'b1;
                                                              else
//define state codes
                                                                        z1 = 1'b0;
parameter state_a = 1'b0, state_b = 1'b1;
                                                    end
//set next state
                                                    //determine outputs
always @ (posedge clk)
                                                    always @ (y or x1 or x2)
begin
                                                    begin
          if (~rst_n)
                                                              case (y)
                    y <= state_a;
                                                              state_a: if (x1) next_state = state_b;
                                                                         else next_state = state_a;
          else
                    y <= next state;
                                                               state_b:
                                                                         if (x2) next state = state a;
end
                                                                         else next_state = state_b;
                                                               default: next_state = state_a;
                                                              endcase
                                                    end
                                                    endmodule
```

รูปที่ 6.74 โมดูลเชิงพฤติกรรมของวงจร Mealy finite state machine (FSM) สำหรับตัวอย่างที่ 6.19

```
//test bench for Mealy FSM
                                                     x1 = 1'b0; x2 = 1'b0;
module mealy fsm1 tb v;
                                                                                   //go to state a
                                                     @ (posedge clk)
reg clk, rst_n, x1, x2;
wire y, z1;
                                                    x1 = 1'b1; x2 = 1'b0;
                                                     @ (posedge clk) //assert z1; go to state_b
// Instantiate the Unit Under Test (UUT)
mealy_fsm1 uut (.clk(clk), .rst_n(rst_n),
                                                    x1 = 1'b0; x2 = 1'b0;
          .x1(x1), .x2(x2), .y(y), .z1(z1));
                                                     @ (posedge clk)
                                                                                   //go to state b
                                                    x1 = 1'b0; x2 = 1'b1;
//display variables
initial
                                                     @ (posedge clk)
                                                                                   //go to state_a
$monitor ("x1=%b, x2=%b, state=%b, z1=%b",
x1, x2, y, z1);
                                                     x1 = 1'b0; x2 = 1'b0;
                                                     @ (posedge clk)
                                                                                   //go to state_a
//define clock
initial
                                                    x1 = 1'b1; x2 = 1'b0;
begin
                                                     @ (posedge clk)
                                                                         //assert z1; go to state_b
          clk = 1'b0;
                                                    x1 = 1'b0; x2 = 1'b0;
          forever
                    #10 clk = ~clk;
                                                     @ (posedge clk)
                                                                                   //go to state a
end
                                                    #10
                                                               $stop;
//define input sequence
                                                    end
initial
                                                     endmodule
begin
#0
          rst_n = 1'b0;
                              //reset to state a
#15
          rst_n = 1'b1;
```

รูปที่ 6.75 Test bench สำหรับโมดูลของรูปที่ 6.74

| x1=x, x2=x, state=x, z1=x | x1=0, x2=1, state=1, z1=0 |
|---------------------------|---------------------------|
| x1=x, x2=x, state=0, z1=x | x1=0, x2=0, state=0, z1=0 |
| x1=0, x2=0, state=0, z1=0 | x1=1, x2=0, state=0, z1=1 |
| x1=1, x2=0, state=0, z1=1 | x1=0, x2=0, state=1, z1=0 |
| x1=0, x2=0, state=1, z1=0 |                           |

รูปที่ 6.76 ผลลัพธ์ของ test bench รูปที่ 6.75



รูปที่ 6.77 รูปคลื่นของ test bench รูปที่ 6.75

- 1.24 คำสั่ง loop
- 6.5.1 For loop
- 6.5.2 While loop
- 6.5.3 Repeat loop
- 6.5.4 Forever loop
- 1.25 คำสั่งบล็อก
- 6.6.1 บล็อกเชิงลำดับ
- 6.6.2 บล็อกขนาน
- 1.26 การกำหนดค่าต่อเนื่องเชิงกระบวนคำสั่ง
- 6.7.1 Assign ... Deassign
- 6.7.2 Force ... Release

# ภาคผนวก

# VHDL / Verilog

# 1. entity / module

| VHDL                                     | Verilog                                |  |
|------------------------------------------|----------------------------------------|--|
| library ieee;                            | `timescale 1ns / 1ns                   |  |
| use ieee.std_logic_1164.all;             | module module_name (port lists);       |  |
| entity entity_name is                    |                                        |  |
| port (                                   | input <[bit_width]> in_1,, in_n ;      |  |
| port_name_1 : mode type;                 | output <[bit_width]> out_1,, out_n;    |  |
|                                          | inout <[bit_width]> inout_1,, inout_n; |  |
| port_name_n : mode type);                |                                        |  |
| end entity_name;                         |                                        |  |
|                                          | endmodule                              |  |
| architecture arch_name of entity_name is |                                        |  |
| architecture declarations                |                                        |  |
| begin                                    |                                        |  |
| architecture statements                  |                                        |  |
| end arch_name;                           |                                        |  |

### Ex. AND-OR-INVERTER

| VHDL                                            | Verilog                           |
|-------------------------------------------------|-----------------------------------|
| library ieee;                                   | `timescale 1ns / 1ns              |
| use ieee.std_logic_1164.all;                    | module aoi (x, a, b, c);          |
| entity aoi is                                   |                                   |
| port (                                          | input a, b, c;                    |
| a, b, c : <b>in std_logic</b> ;                 | output x;                         |
| x : out std_logic);                             |                                   |
| end aoi;                                        | <b>assign</b> x = ~((a & b)   c); |
|                                                 |                                   |
| architecture rtl_aoi of aoi is                  | endmodule                         |
| begin                                           |                                   |
| x <= <b>not</b> ((a <b>and</b> b) <b>or</b> c); |                                   |
| end rtl_aoi;                                    |                                   |

# 2. Object, type

| VHDL                           | Verilog                                 |
|--------------------------------|-----------------------------------------|
| signal signal_name : type;     | reg <[bit_width]> register_name;        |
| variable variable_name : type; | wire <[bit_width]> wire_name;           |
| constant constant_name : type; | parameter <[bit_width]> parameter_name; |

### Ex.

| VHDL                                       | Verilog              |
|--------------------------------------------|----------------------|
| signal s : std_logic;                      | reg s;               |
| variable v: std_logic_vector (7 downto 0); | <b>wire</b> [7:0] v; |
| constant c: std_logic := '1';              | parameter p = 1;     |

# 3. Operators

|            | VHDL     |            | Verilog          |
|------------|----------|------------|------------------|
| Arithmetic |          | Arithmetic |                  |
| +          | Add      | +          | Add              |
| -          | Subtract | -          | Subtract         |
| *          | Multiply | *          | Multiply         |
| 1          | Divide   | 1          | Divide           |
| **         | Power    | %          | Modulus          |
| abs        | Absolute |            |                  |
| Logical    |          | Bitwise    |                  |
| and        | AND      | ~          | Bitwise inverter |
| or         | OR       | &          | Bitwise AND      |
| not        | NOT      | I          | Bitwise OR       |
| nand       | NAND     | ^          | Bitwise EX-OR    |
| nor        | NOR      | ~^         | Bitwise EX-NOR   |
| xor        | EX-OR    |            |                  |
|            |          | Reduction  |                  |
|            |          | &          | Reduction AND    |
|            |          | ~&         | Reduction NAND   |
|            |          | I          | Reduction OR     |
|            |          | ~          | Reduction NOR    |
|            |          | ^          | Reduction EX-OR  |
|            |          | ~^         | Reduction EX-NOR |

|                          | Logical       |                       |
|--------------------------|---------------|-----------------------|
|                          | !             | Logical negation      |
|                          | &&            | Logical AND           |
|                          | II            | Logical OR            |
| Equality                 | Equality      |                       |
| = Equality               | ==            | Logical equality      |
| /= Inequality            | !=            | Logical inequality    |
|                          | ===           | Case equality         |
|                          | !==           | Case inequality       |
| Relational               | Relational    |                       |
| > Greater than           | >             | Greater than          |
| < Less than              | <             | Less than             |
| >= Greater than or equal | >=            | Greater than or equal |
| <= Less than or equal    | <=            | Less than or equal    |
|                          | Shift         |                       |
|                          | <<            | Left shift            |
|                          | >>            | Right shift           |
|                          | Conditional   |                       |
|                          | ?:            | Conditional           |
| Concatenation            | Concatenation | n                     |
| & Concatenation          | {,}           | Concatenation         |
|                          | Replication   |                       |
|                          | {{ }}         | Replication           |

# 4. Concurrent signal assignment / assign statement

| VHDL                                               | Verilog                                |
|----------------------------------------------------|----------------------------------------|
| signal_name <= expression <after time="">;</after> | assign <#time> wire_name = expression; |

# Ex.

| VHDL                      | Verilog                                 |
|---------------------------|-----------------------------------------|
| x <= a and b after 10 ns; | `timescale 1 ns / 1 ns                  |
|                           |                                         |
|                           | <b>assign</b> #10 x = a <b>&amp;</b> b; |

# 5. Conditional signal assignment / conditional assign statement

| VHDL                                                  | Verilog                               |
|-------------------------------------------------------|---------------------------------------|
| signal_name <= expression_1 <after time_1=""></after> | assign <#time> wire_name = condition? |
| when condition                                        | expression_1 : expression_2;          |
| else expression_2 <after time_2="">;</after>          |                                       |

### 6. process / always , initial

| VHDL                                                 | Verilog                       |
|------------------------------------------------------|-------------------------------|
| <label:> process &lt;(sensitivity list)&gt;</label:> | always <@(sensitivity list)>  |
| {Declarations}                                       | begin <:label>                |
| begin                                                | {Declaration}                 |
| {Sequential statements}                              | {Sequential statements}       |
| end process;                                         | end                           |
|                                                      |                               |
|                                                      | inital <@(sensitivity list)>  |
|                                                      | begin <:label>                |
|                                                      | {Declaration}                 |
|                                                      | {Sequential statements}       |
|                                                      | end                           |
| Inside process                                       | Inside always, initial blocks |
| Sequential signal assignment                         | Procedural assignment         |
| Variable assignment                                  |                               |
| if                                                   | if                            |
| case                                                 | case                          |
| for loop, while loop, loop                           | for, while, forever           |
| wait on, wait for, wait until                        | wait                          |
| etc.                                                 | etc.                          |

Ex. Combinational circuit: multiplexer

| VHDL                                      | Verilog                        |
|-------------------------------------------|--------------------------------|
| library ieee;                             | `timescale 1 ns / 1 ns         |
| use ieee.std_logic_1164.all;              |                                |
|                                           | module mux (x, a, b, s);       |
| entity mux is                             | input a, b, s;                 |
| port (                                    | output x;                      |
| a, b, s : <b>in std_logic;</b>            |                                |
| x : out std_logic);                       |                                |
| end mux;                                  |                                |
|                                           |                                |
| architecture arch_mux of mux is           |                                |
| signal w1:std_logic;                      | reg x, w1, tmp;                |
| begin                                     |                                |
| process (a, b, s)                         | always @(a or b or s) begin    |
| variable tmp: std_logic;                  | <b>if</b> (s == 1'b1) tmp = a; |
| begin                                     | else tmp = b;                  |
| <b>if</b> (s = '1') <b>then</b> tmp := a; | w1 <= tmp;                     |
| else tmp := b;                            | end                            |
| end if;                                   |                                |
| w1 <= tmp;                                |                                |
| end process;                              |                                |
|                                           |                                |
| process (w1) begin                        | always @(w1) begin             |
| x <= not w1;                              | x <= ~w1;                      |
| end process;                              | end                            |
| end arch_mux;                             | endmodule                      |

# Ex. Sequential circuit: flip-flop

| VHDL                            | Verilog                                    |
|---------------------------------|--------------------------------------------|
| library ieee;                   | module dff (d, clk, rst, q, xq);           |
| use ieee.std_logic_1164.all;    | input d, clk, rst;                         |
|                                 | output q, xq;                              |
| entity dff is                   | reg q, xq;                                 |
| port (                          |                                            |
| d, clk, rst : in std_logic;     |                                            |
| q, xq : out std_logic);         |                                            |
| end dff;                        |                                            |
|                                 |                                            |
| architecture arch_dff of dff is |                                            |
| begin                           |                                            |
| process (clk, rst) begin        | always @(posedge clk or negedge rst) begin |
| if (rst = '0') then             | if (rst == 1'b0) begin                     |
| q <= '0';                       | q <= 1'b0;                                 |
| xq <= '1';                      | xq <= 1'b1;                                |
| elsif (clk'event and clk = '1') | end else begin                             |
| then q<= d;                     | q <= d;                                    |
| xq <= <b>not</b> d;             | xq <= ~d;                                  |
| end if;                         | end                                        |
| end process;                    | end                                        |
| end arch_dff;                   | endmodule                                  |

# 7. Sequential signal assignment / procedural non-blocking assignment

| VHDL                                               | Verilog                              |
|----------------------------------------------------|--------------------------------------|
| signal_name <= expression <after time="">;</after> | register_name <= <#time> expression; |

# Ex. Swap a and b

| VHDL                 | Verilog                |
|----------------------|------------------------|
| process (a, b) begin | always @(a or b) begin |
| a <= b;              | a <= b;                |
| b <= a;              | b <= a;                |
| end process;         | end                    |

# 8. Variable assignment / procedural blocking assignment

| VHDL                                                 | Verilog                             |
|------------------------------------------------------|-------------------------------------|
| variable_name := expression <after time="">;</after> | register_name = <#time> expression; |

#### Ex. Does not swap a and b

| VHDL                 | Verilog                |
|----------------------|------------------------|
| process (a, b) begin | always @(a or b) begin |
| a := b;              | a = b;                 |
| b := a;              | b = a;                 |
| end process;         | end                    |

#### 9. if statement

| VHDL                                 | Verilog                           |
|--------------------------------------|-----------------------------------|
| if (condition_1) then statement_1    | if (condition_1) statement_1      |
| elsif (condition_2) then statement_2 | else if (condition_2) statement_2 |
| else                                 | else                              |
| Statement_3                          | Statement_3                       |
| end if;                              |                                   |

#### Ex.

| VHDL                                            | Verilog                                             |
|-------------------------------------------------|-----------------------------------------------------|
| <b>if</b> (cond_1 = '1') <b>then</b> x <= a;    | <b>if</b> (cond_1 == 1'b1)  x <= a;                 |
| <b>elsif</b> (cond_2 = '1') <b>then</b> x <= b; | <b>else if</b> (cond_2 == 1'b1) <b>then</b> x <= b; |
| else                                            | else                                                |
| x <= c;                                         | x <= c;                                             |
| end if;                                         |                                                     |

# 10. case statement

| VHDL                        | Verilog               |
|-----------------------------|-----------------------|
| case expression is          | case (expression)     |
| when value_1 => statement_1 | value_1 : statement_1 |
| when value_2 => statement_2 | value_2 : statement_2 |
|                             |                       |
| when others => statement_x  | default : statement_x |
| end case;                   | endcase               |

### Ex.

| VHDL                        | Verilog             |
|-----------------------------|---------------------|
| case sel is                 | case (sel)          |
| <b>when</b> "00" => x <= a; | 2'b00: x <= a;      |
| <b>when</b> "01" => x <= b; | 2'b01: x <= b;      |
| when "10" => x <= c;        | 2'b10: x <= c;      |
| <b>when</b> "11" => x <= d; | 2'b11: x <= d;      |
| when others => x <= 'X';    | default: x <= 1'bx; |
| end case;                   | endcase             |

# 11. for statement

| VHDL                    | Verilog                                     |
|-------------------------|---------------------------------------------|
| for index in range loop | for (expression_1; condition; expression_2) |
| Statement               | Statement                                   |
| end loop;               |                                             |

#### Ex.

| VHDL                 | Verilog                      |
|----------------------|------------------------------|
| for i in 0 to 7 loop | for (i = 0; i <= 7; i = i+1) |
| $x(i) \le y(7 - i);$ | $x[i] \le y[7 - i];$         |
| end loop;            |                              |

# 12. while statement

| VHDL                 | Verilog           |
|----------------------|-------------------|
| while condition loop | while (condition) |
| Statement            | Statement         |
| end loop;            |                   |

### Ex.

| VHDL                | Verilog              |
|---------------------|----------------------|
| i := 0;             | i = 0;               |
| while (i <= 7) loop | while (i <= 7) begin |
| $x(i) \le y(7-i);$  | x[i] <= y[7-i];      |
| i := i + 1;         | i = i + 1;           |
| end loop;           | end                  |

# 13. loop / forever

| VHDL      | Verilog   |
|-----------|-----------|
| Іоор      | forever   |
| Statement | statement |
| end loop; |           |

### Ex.

| VHDL               | Verilog                                        |
|--------------------|------------------------------------------------|
| i := 0;            | i := 0;                                        |
| Іоор               | forever begin: forever_block                   |
| $x(i) \le y(7-i);$ | $x[i] \le y[7-i];$                             |
| i := i + 1;        | i = i + 1;                                     |
| exit when (i = 8); | <pre>if ( i == 8) disable forever_block;</pre> |
| end loop;          | end                                            |

### 14. wait for / #

| VHDL           | Verilog |
|----------------|---------|
| wait for time; | # time; |

# Ex.

| VHDL             | Verilog |
|------------------|---------|
| wait for 100 ns; | # 100;  |

### 15. wait until / wait

| VHDL                  | Verilog           |
|-----------------------|-------------------|
| wait until condition; | wait (condition); |

### Ex.

| VHDL                | Verilog                  |
|---------------------|--------------------------|
| wait until c = '1'; | <b>wait</b> (c == 1'b1); |

# 16. wait on / @

| VHDL                      | Verilog              |
|---------------------------|----------------------|
| wait on sensitivity list; | @(sensitivity list); |

### Ex.

| VHDL             | Verilog         |
|------------------|-----------------|
| wait on a, b, c; | @(a or b or c); |

# 17. wait / \$stop, \$finish

| VHDL                               | Verilog                        |
|------------------------------------|--------------------------------|
| wait;                              | \$stop; หยุด simulation        |
| หยุด process แต่ไม่หยุด simulation | <b>\$finish;</b> จบ simulation |

### 18. function

| VHDL                                        | Verilog                               |
|---------------------------------------------|---------------------------------------|
| function function_name                      | function <[bit_width]> function_name; |
| ({ <object type=""> parameter_name</object> | {input <[bit_width]> parameter_name   |
| {, parameter_name}: <in> type;}</in>        | {, parameter_name};}                  |
| <object type=""> parameter_name</object>    | {declaration}                         |
| {, parameter_name}: <b><in></in></b> type)  | {sequential statement}                |
| return type is                              | endfunction                           |
| {declaration}                               |                                       |
| begin                                       |                                       |
| {sequential statement}                      |                                       |
| return expression;                          |                                       |
| end <function_name>;</function_name>        |                                       |

# Ex.

| VHDL                                  | Verilog                                      |
|---------------------------------------|----------------------------------------------|
| function sign_extend                  | function [7:0] sign_extend;                  |
| (a: std_logic_vector (3 downto 0))    | input [3:0] a;                               |
| return std_logic_vector is            | <b>if</b> (a[3]) sign_extend = {4'b1111, a}; |
| begin                                 | else sign_extend = {4'b0000, a};             |
| if (a(3) = '1') then                  | endfunction                                  |
| return ("1111" & a);                  |                                              |
| else                                  | x <= sign_extend(a); // call function        |
| return ("0000" & a);                  |                                              |
| end if;                               |                                              |
| end sign_extend;                      |                                              |
| x <= sign_extend(a); // call function |                                              |

# 19. procedure / task

| VHDL                                              | Verilog                                      |
|---------------------------------------------------|----------------------------------------------|
| procedure procedure_name                          | task task_name;                              |
| ({ <object_type> parameter_name</object_type>     | { <b>input</b> <[bit_width]> parameter_name  |
| {, parameter_name}: <mode> type;}</mode>          | {, parameter_name};}                         |
| <object_type> parameter_name</object_type>        | { <b>output</b> <[bit_width]> parameter_name |
| {, parameter_name}: <mode> type) <b>is</b></mode> | {, parameter_name};}                         |
| {declaration}                                     | { <b>inout</b> <[bit_width]> parameter_name  |
| begin                                             | {, parameter_name};}                         |
| {sequential statement}                            | {declaration}                                |
| return;                                           | {sequential statement}                       |
| end procedure_name;                               | endtask                                      |

### Ex.

| VHDL                                            | Verilog                         |
|-------------------------------------------------|---------------------------------|
| procedure sign_extend (                         | task sign_extend;               |
| constant a: in std_logic_vector (3 downto 0);   | <b>input</b> [3:0] a;           |
| signal x: out std_logic_vector (7 downto 0)) is | output [7:0] x;                 |
| begin                                           | if (a[3]) x = {4'b1111, a};     |
| if (a(3) = '1') then                            | <b>else</b> x = {4'b0000, a};   |
| x <= "1111" & a;                                | endtask                         |
| else                                            |                                 |
| x <= "0000" & a;                                | sign_extend(a, x); // call task |
| end if;                                         |                                 |
| end sign_extend;                                |                                 |
|                                                 |                                 |
| sign_extend(a, x); // cal procedure             |                                 |

# 20. component, instantiation, configuration

| VHDL                                                    | Verilog                       |
|---------------------------------------------------------|-------------------------------|
| component component_name                                | module_name instance_name     |
| port (                                                  | (object_name{, object_name}); |
| {port_name{, port_name}: mode type;}                    | module_name instance_name     |
| port_name{, port_name}: mode type);                     | (.port_name(object_name)      |
| end component;                                          | {, .port_name(object_name)}); |
| label: component_name port map (                        |                               |
| <pre><port_name =="">&gt; object_name</port_name></pre> |                               |
| {, <port_name =="">&gt; object_name});</port_name>      |                               |
| configuration configuration_name  of entity_name is     |                               |
| for arch_name                                           |                               |
| for label: component_name                               |                               |
| use entity                                              |                               |
| library_name.entity_name(arch_name);                    |                               |
| end for;                                                |                               |
| for label: component_name                               |                               |
| use configuration                                       |                               |
| library_name.configuration_name;                        |                               |
| end for;                                                |                               |
| end for;                                                |                               |
| end configuration_name;                                 |                               |
|                                                         |                               |

### Ex. AND-OR-INV

| VHDL                         | Verilog                  |
|------------------------------|--------------------------|
| library ieee;                | module aoi (x, a, b, c); |
| use ieee.std_logic_1164.all; | input a, b, c;           |
|                              | output x;                |
| entity aoi is                |                          |
| port(a, b, c: in std_logic;  |                          |
| x: out std_logic);           |                          |
| end aoi;                     |                          |

```
architecture struct of aoi is
   component and2
      port ( a, b: in std_logic;
               x: out std_logic);
   end component;
   component or2
      port ( a, b: in std_logic;
               x: out std_logic);
   end component;
   component inv
      port ( a: in std_logic;
             x: out std_logic);
   end component;
   signal w1, w2: std_logic;
                                                    wire
                                                           w1, w2;
begin
   i0: and2 port map (a => a, b => b, x => w1);
                                                    and2 i0 (.a(a), .b(b), .x(w1));
   i1: or2 port map (a => w1, b => c, x => w2);
                                                    or2 i1 (.a(w1), .b(c), .x(w2));
   i2: inv port map (a => w2, x => x);
                                                   inv i2 (.a(w2), .x(x));
end struct;
                                                    endmodule
```

#### 21. package, library, use / 'include

| VHDL                               | Verilog              |
|------------------------------------|----------------------|
| package package_name is            | 'include "file_name" |
| {declaration}                      |                      |
| end package_name;                  |                      |
| package body package_name is       |                      |
| {sub-program definitions}          |                      |
| end package_name;                  |                      |
| library library_name;              |                      |
| use library_name.package_name.all; |                      |

# Ex.

| VHDL                                           | Verilog                        |
|------------------------------------------------|--------------------------------|
| package component_pack is                      | finalude "alabal parameters."  |
| component and2                                 | 'include "global_parameters.v" |
| port (a, b: in std_logic;                      |                                |
| x: out std_logic);                             |                                |
| end component;                                 |                                |
| component or2                                  |                                |
| <pre>port (a, b: in std_logic;</pre>           |                                |
| x: out std_logic);                             |                                |
| end component;                                 |                                |
| component inv                                  |                                |
| <pre>port ( a: in std_logic;</pre>             |                                |
| x: out std_logic);                             |                                |
| end component;                                 |                                |
| end component_pack;                            |                                |
|                                                |                                |
| library ieee;                                  |                                |
| use ieee.std_logic_1164.all;                   |                                |
| <pre>use work.component_pack.all;</pre>        |                                |
| entity aoi is                                  |                                |
| <pre>port( a, b, c: in std_logic;</pre>        |                                |
| x: out std_logic);                             |                                |
| end aoi;                                       |                                |
| architecture struct of aoi is                  |                                |
| signal w1, w2: std_logic;                      |                                |
| begin                                          |                                |
| i0: and2 <b>port map</b> ( a=>a, b=>b, x=>w1); |                                |
|                                                |                                |
| end struct;                                    |                                |

#### ภาคผนวก

# **Blocking / Non-Blocking**

คำสั่งที่เป็น blocking จะทำงานลงมาทีละบรรทัดหรือ เป็นลำดับขั้นนั่นเอง และเป็นลักษณะของการ กำหนดค่าตัวแปรโดยใช้สัญลักษณ์ "=" เป็นตัวกำหนดค่า

คำสั่งที่เป็น non-blocking จะทำงานพร้อมกันทุกบรรทัดหรือ เป็นแบบแข่งขนานนั้นเอง และเป็น ลักษณะของการกำหนดค่าทางด้านซ้ายของ สัญลักษณ์ "<=" มาไว้ที่ตัวแปลทางด้านขวามือ

ตัวอย่างที่ 1 Flip-flop based digital delay line

| non-blocking                     | blocking                      |
|----------------------------------|-------------------------------|
| module nonblocking(x1, clk, z1); | module blocking(x1, clk, z1); |
| input x1, clk;                   | input x1, clk;                |
| output z1;                       | output z1;                    |
| reg q1, q2, z1;                  | reg q1, q2, z1;               |
|                                  |                               |
| always @(posedge clk)            | always @(posedge clk)         |
| begin                            | begin                         |
| q1 <= x1;                        | q1 = x1;                      |
| q2 <= q1;                        | q2 = q1;                      |
| z1 <= q2;                        | z1 = q2;                      |
| end                              | end                           |
| endmodule                        | endmodule                     |

รูปที่ b1 โมดูล Verilog ของ non-blocking และ blocking สำหรับ ตัวอย่างที่ 1



รูปที่ b2 วงจรที่สังเคราะห์ได้จาก non-blocking สำหรับ ตัวอย่างที่ 1



รูปที่ b3 วงจรที่สังเคราะห์ได้จาก blocking สำหรับ ตัวอย่างที่ 1



รูปที่ b4 ผลการจำลองการทำงานของ non-blocking สำหรับ ตัวอย่างที่ 1



or a leb210\_532 or appendoc.b... or lecture veril... or psu40-train... les bulnoc-ise-... les simulat รูปที่ b5 ผลการจำลองการทำงานของ blocking สำหรับ ตัวอย่างที่ 1

วงจรที่สังเคราะห์ได้และผลการจำลองการทำงานของคำสั่งแบบ block และ non-blocking ในรูปที่ b1-b5 สามารถแสดงให้เห็นความแตกต่างระหว่าง block และ non-blocking วงจรที่สังเคราะห์ได้จากคำสั่ง non-blocking เป็นวงจร shift register ซึ่งสามารถทำงานเป็น Flip-flop based digital delay line ได้ 3 สเตจ ที่ ทุกๆขอบขาขึ้นของสัญญาณนาพิกา clk สัญญาณ q1 q2 และ z1 จะรับค่าเดิมของ in q1 และ q2 ตามลำดับมา เก็บพร้อมๆกัน ในขณะที่วงจรที่สังเคราะห์ได้จากคำสั่ง blocking เป็นวงจรรีจิสเตอร์ D flip-flop เพียงสเตจเดียว สัญญาณ q1 และ q2 จะถูกลบออกไปในขั้นตอนการสังเคราะห์วงจร

ตัวอย่างที่ 2 ออกแบบวงจรสลับค่าสัญญาณ

| non-blocking                 | blocking                    |
|------------------------------|-----------------------------|
| module nb_swap(clk, z1, z2); | module b_swap(clk, z1, z2); |
| input clk;                   | input clk;                  |
| output reg z1, z2;           | output reg z1, z2;          |
|                              |                             |
| always @(posedge clk)        | always @(posedge clk)       |
| begin                        | begin                       |
| z1 <= z2;                    | z1 = z2;                    |
| z2 <= z1;                    | z2 = z1;                    |
| end                          | end                         |
| endmodule                    | endmodule                   |





รูปที่ b7 วงจรที่สังเคราะห์ได้จาก blocking สำหรับ ตัวอย่างที่ 1

วงจรที่สังเคราะห์ได้และผลการจำลองการทำงานของคำสั่งแบบ block และ non-blocking สำหรับ ตัวอย่างที่ 2 แสดงดังรูปที่ b6-b9 สังเกตเห็นว่า วงจรที่สังเคราะห์ได้จากคำสั่งแบบ non-blocking เป็น วงจรสลับค่าสัญญาณได้ แต่วงจรที่สังเคราะห์ได้จากคำสั่งแบบ blocking เป็นเน็ทที่ค่าสัญญาณเท่ากัน ผลการ จำลองการทำงานเอาท์พุทเป็นค่า unknown ทั้งหมดทั้งสองแบบทั้งนี้เพราะอินพุทไม่สามารถถูกป้อนในวงจร ดังกล่าว ดังนั้นวงจรทั้งสองจึงไม่สามารถถูกใช้งานได้จริง



รูปที่ b8 ผลการจำลองการทำงานของ non-blocking สำหรับ ตัวอย่างที่ 2



รูปที่ b9 ผลการจำลองการทำงานของ blocking สำหรับ ตัวอย่างที่ 2